Texas Instruments PCM5142 Evaluation Module PCM5142EVM-U PCM5142EVM-U Fiche De Données

Codes de produits
PCM5142EVM-U
Page de 110
3.3V
XSMT
I
2
S Clocks
SCK, BCK, LRCK
150t + 0.2ms
S
VDD
0V
High
Low
High
Low
Time
SLAS759A – AUGUST 2012 – REVISED SEPTEMBER 2012
Recommended Powerdown Sequence
With inadequate system design, the PCM514x can exhibit some pop on power down. Pops are caused by the
device not having enough time to detect power loss and start the muting process.
The PCM514x evaluation board avoids audible pop with an electrolytic decoupling capacitor. This capacitor
provides enough time between data loss from USB or S/PDIF and power supply loss for the muting process to
take place.
The PCM514x has two auto-mute functions to mute the device upon power loss (intentional or unintentional).
XSMT = 0
When the XSMT pin is pulled low, the incoming PCM data is attenuated to 0, closely followed by a hard analog
mute. This process takes 150 sample times (t
s
) + 0.2mS.
As this mute time is mainly dominated by the sampling frequency, systems sampling at 192kHz will mute much
faster than a 48kHz system.
Clock Error Detect
When clock error is detected on the incoming data clock, the PCM514x family switches to an internal oscillator,
and continues to the drive the DAC, while attenuating the data from the last known value. Once this process is
complete, the PCM514x outputs will be hard muted to ground.
Planned Shutdown
These auto-muting processes can be manipulated by system designs to mute before power loss in the following
ways:
1. Assert XSMT low 150t
S
+ 0.2mS before power is removed.
Copyright © 2012, Texas Instruments Incorporated
67
Product Folder Links: