Xantrex Technology XDL 35-5TP Manuale Utente

Pagina di 180
  
El instrumento también se ha de configurar de modo que el valor de 
ist
 se pueda devolver al 
controlador durante la realización de un sondeo.  El instrumento es configurado por el 
controlador mandando un comando Parallel Poll Configure (PPC) seguido de un comando 
Parallel Poll Enable (PPE).  Los bits en el comando PPE se muestran a continuación: 
 
bit 7 = 
   Da igual 
bit 6 = 
 
bit 5 = 
   Sondeo en paralelo activado 
bit 4 = 
 
bit 3 =  Sentido     Sentido del bit de respuesta;  0 = bajo 1 = alto 
bit 2 = 
 
bit 1 = 
   Posición del bit de respuesta 
bit 0 = 
 
Ejemplo. 
Para devolver el bit RQS (bit 6 del Status Byte Register) como 1 cuando es verdadero y 0 
cuando es falso en la posición bit 1 en respuesta a una operación de sondeo en paralelo, 
mande los siguientes comandos 
*PRE 64
<pmt>, 
y a continuación PPC seguido de 69H (PPE) 
La respuesta del sondeo en paralelo desde el instrumento será entonces 00H si RQS es 0 y 01H 
si RQS es 1. 
Durante la respuesta del sondeo en paralelo las líneas de la interfaz DIO terminarán 
respectivamente (terminación pasiva).  Esto permite que varios dispositivos compartan la misma 
posición de bit de respuesta tanto en la configuración wired-AND o wired-OR, ver la norma IEEE 
488.1 para más información. 
Información de estado 
Este apartado describe el modelo de estado completo del instrumento.  Fíjese que algunos 
registros son específicos para la función GPIB del instrumento y tienen un uso limitado en un 
entorno RS232. 
Registro de estado de eventos estándar (Standard Event Status Register) y registro de 
activación de estado de eventos estándar (Standard Event Status Enable Register) 
Estos dos registros están implementados tal y como requiere la norma IEEE Std. 488.2. 
Todos los bits configurados en el Standard Event Status Register que correspondan a bits 
configurados en el Standard Event Status Enable Register harán que el bit ESB se configure en 
el Status Byte Register. 
El Standard Event Status Register es leído y borrado por el comando *ESR?.  El Standard Event 
Status Enable Register es configurado por el comando *ESE <nrf> y leído por el comando 
*ESE?. 
Bit 7 -   Power On.  Se configura cuando se enciende por primera vez el instrumento. 
Bit 6 -   No se usa. 
Bit 5 -    Command Error.  Se configura cuando se detecta un error de tipo sintáctico en un 
comando proveniente del bus.  El analizador sintáctico se reconfigura y sigue analizando 
el byte siguiente de la cadena de entrada. 
Bit 4 -   Execution Error.  Se configura cuando se descubre un error mientras se intenta ejecutar 
un comando completamente analizado sintácticamente.  En el Execution Error Register 
aparecerá el número de error correspondiente. 
 
1- 99  Indica que se ha encontrado un error de hardware. 
 
116 
Se ha solicitado una recuperación de los datos de configuración, pero la memoria 
especificada no contiene ningún dato. 
 166