Texas Instruments LM3423 Evaluation Board LM3423BBLSCSEV/NOPB LM3423BBLSCSEV/NOPB Scheda Tecnica

Codici prodotto
LM3423BBLSCSEV/NOPB
Pagina di 67
V
CMP
0
t
VCC
t
CMP
t
CO
t
0.9V
PH
ASE 
)
FREQUENCY (Hz)
G
AI
N
 (d
B
)
80
60
40
20
0
-20
-40
-60
-80
90
45
0
-45
-90
-135
-180
-225
-270
1e-1
1e1
1e3
1e5
1e7
GAIN
60° Phase Margin
PHASE
ö
P2
ö
P3
ö
P1
ö
Z1
x
=
0
U
T
T
-
1
¸
¸
¹
·
¨
¨
©
§
s
Z
1
Z
x
x
+
1
¸
¸
¹
·
¨
¨
©
§
s
Z
3
P
+
1
¸
¸
¹
·
¨
¨
©
§
s
Z
2
P
+
1
¸
¸
¹
·
¨
¨
©
§
s
Z
1
P
1
3
P
=
Z
FS
FS
C
R
x
1
2
P
=
Z
CMP
6
C
e
5
x
:
SNVS574E – JULY 2008 – REVISED MAY 2013
(19)
It may also be necessary to add one final pole at least one decade above the crossover frequency to attenuate
switching noise and, in some cases, provide better gain margin. This pole can be placed across R
SNS
to filter the
ESL of the sense resistor at the same time.
shows how the compensation is physically implemented in
the system.
The high frequency pole (
ω
P3
) can be calculated:
(20)
The total system transfer function becomes:
(21)
The resulting compensated loop gain frequency response shown in
indicates that the system has
adequate phase margin (above 45°) if the dominant compensation pole is placed low enough, ensuring stability:
Figure 24. Compensated Loop Gain Frequency Response
Figure 25. Start-Up Waveforms
18
Copyright © 2008–2013, Texas Instruments Incorporated
Product Folder Links: