Texas Instruments Performance Development Kit for 18-Bit, 1 MSPS, Serial Interface SAR ADC ADS8881EVM-PDK ADS8881EVM-PDK Scheda Tecnica

Codici prodotto
ADS8881EVM-PDK
Pagina di 24
PDK Kit Operation
Figure 10. ADS8881EVM Plug-in: Device Configuration Tab
The device configuration tab contains the following controls.
Data Rate— By default, it is 1 MSPS. This control shows the data rate or sampling frequency used by the
ADC to acquire data. With SCLK frequency of 80 MHz, it can be set to be values between 19.536-
KSPS to 1-MSPS. With SCLK frequency of 10-MHz, it can be set to a value between 4 KSPS to
344.827-KSPS.
SCLK— By default, it is 80 MHz. Sets the clock frequency used by the SPI interface to capture data. It
should be a value between 70 MHz to 80 MHz for 1 MSPS. For slow sampling rates, use 10 MHz.
Do not use SLCK frequencies between 30 MHz and 50 MHz.
Reference— By default, it is 4.5 V, which matches the on-board reference of the EVM. The value of this
control should always match the reference used by the ADC to read accurate voltages.
Device Information— By default is ADS8881, and it cannot be modified.
About— This control shows the plug-in version, MMB0 firmware version, ADS8881EVM assembly date,
and ADS8881EVM board revision information.
Collection Bar— This feature shows the percentage of data collected during an acquisition session.
12
ADS8881EVM-PDK
SBAU211 – June 2013
Copyright © 2013, Texas Instruments Incorporated