Texas Instruments Development Kit for TM4C129x,Tiva™ ARM® Cortex™ -M4 Microcontroller DK-TM4C129X DK-TM4C129X Scheda Tecnica

Codici prodotto
DK-TM4C129X
Pagina di 2182
10.2
Pad Capabilities
There are two main types of pads provided on the device:
■ Fast GPIO pads: These pads provide variable, programmable drive strength and optimized
voltage output levels.
■ Slow GPIO pads: These pads provide 2-mA drive strength and are designed to be sensitive to
voltage inputs. The following GPIOs port pins are designed with Slow GPIO Pads:
– PJ1
Please refer to“Recommended GPIO Operating Characteristics” on page 2103 for details on the GPIO
operating conditions for these two different pad types.
Note:
Port pins
PL6
and
PL7
operate as Fast GPIO pads, but have 4-mA drive capability only.
GPIO register controls for drive strength, slew rate and open drain have no effect on these
pins. The registers which have no effect are as follows: GPIODR2RGPIODR4R,
GPIODR8RGPIODR12RGPIOSLR, and GPIOODR.
Note:
Port pins
PM[7:4]
operate as Fast GPIO pads but support only 2-, 4-, 6-, and 8-mA drive
capability. 10- and 12-mA drive are not supported. All standard GPIO register controls,
except for the GPIODR12R register, apply to these port pins.
10.3
Functional Description
Each GPIO port is a separate hardware instantiation of the same physical block (see Figure
10-1 on page 778 
and Figure 10-2 on page 779). The TM4C129XNCZAD microcontroller contains 18
ports and thus of these physical GPIO blocks. Note that not all pins are implemented on every block.
Some GPIO pins can function as I/O signals for the on-chip peripheral modules. For information on
which GPIO pins are used for alternate hardware functions, refer to Table 31-5 on page 2087.
777
December 13, 2013
Texas Instruments-Advance Information
Tiva
TM4C129XNCZAD Microcontroller