Motorola MVME172 ユーザーズマニュアル

ページ / 354
Functional Description
http://www.mcg.mot.com/literature
3-3
3
BBRAM Interface
The MC2 chip provides a read/write interface to the BBRAM by any bus 
master on the MC68060 bus. The BBRAM interface operates identically 
to the Flash in that it performs dynamic sizing for accesses to the 8-bit 
BBRAM to make it appear contiguous. This feature allows code to be 
executable from the BBRAM. Burst accesses to Flash/PROM are inhibited 
by the interface so that they are broken into four longword accesses. The 
BBRAM device access time must be no greater than 5 BCLK periods in 
fast mode or 9 BCLK periods in slow mode. The BBRAM speed option is 
controlled by control bit 8 in the General Control Register at address 
$FFF42000 in the MC2 chip. 
82596CA LAN Interface
The LAN controller interface is described in the following sections. 
MPU Port and MPU Channel Attention
The MC2 chip allows the MC68060 bus master to communicate directly 
with the Intel 82596CA LAN Coprocessor by providing a map decoder 
and required control and timing logic. Two types of direct access are 
feasible with the 82596CA: MPU Port and MPU Attention. 
MPU Port access enables the MPU to write to an internal, 32-bit 82596CA 
command register. This allows the MPU to do four things: 
1. Write an alternate System Configuration Pointer address. 
2. Write an alternative dump area pointer and perform a dump. 
3. Execute a software reset. 
4. Execute a selftest. 
Each Port access must consist of two 16-bit writes: Upper Command Word 
(two bytes) and Lower Command Word (two bytes). The Upper Command 
Word (two bytes) is mapped at $FFF46000 and the Lower Command 
Word (two bytes) is mapped at $FFF46002. 
The MC2 chip only supports (decodes) MPU Port writes. It does not 
decode MPU Port reads. (Nor does the 82596CA support MPU Port reads.)