Texas Instruments LM3448 Evaluation Board LM3448-EDSNEV/NOPB LM3448-EDSNEV/NOPB データシート

製品コード
LM3448-EDSNEV/NOPB
ページ / 45
9
10
11
12
13
4
5
6
7
8
BLDR
ASNS
ISNS
DIM
COFF
GND
VCC
FLTR1
GND
FLTR2
LM3448
V+
D1
D2
R2
Q1
R5
C5
U1
C4
C3
R1
14
3
NC
NC
15
2
16
1
SW
SW
SW
SW
SNOSB51C – SEPTEMBER 2011 – REVISED MAY 2013
Figure 19. AC Line Sense Circuitry
D1 is typically a 15V zener diode which forces transistor Q1 to “stand-off” most of the rectified line voltage.
Having no capacitance on the source of Q1 allows the voltage on the BLDR pin to rise and fall with the rectified
line voltage as the line voltage drops below zener voltage D1 (see the section on Angle Detect).
A diode-capacitor network (D2, C5) is used to maintain the voltage on the VCC pin while the voltage on the
BLDR pin goes low. This provides the supply voltage to operate the LM3448.
Resistor R5 is used to bleed charge out of any stray capacitance on the BLDR node and may be used to provide
the necessary holding current for the dimmer when operating at light output currents.
ANGLE DETECT
The Angle Detect circuit uses a comparator with a fixed threshold voltage of 7.21V to monitor the BLDR pin to
determine whether the TRIAC is on or off. The output of the comparator drives the ASNS buffer and also controls
the bleeder circuit. A 4s delay line on the output is used to filter out noise that could be present on this signal.
The output of the Angle Detect circuit is limited to a 0V to 4.0V swing by the buffer and presented to the ASNS
pin. R1 and C3 comprise a low-pass filter with a bandwidth on the order of 1.0Hz.
Copyright © 2011–2013, Texas Instruments Incorporated
11
Product Folder Links: