Texas Instruments TPS65820 Evaluation Module TPS65820EVM TPS65820EVM データシート

製品コード
TPS65820EVM
ページ / 99
ADC Input Signal Range Setting
SLVS663B – MAY 2006 – REVISED APRIL 2008
..............................................................................................................................................................
www.ti.com
5. Monitor the INT pin. An interrupt triggered by ADC_STATUS=LO indicates that the selected input signal is
out of range
To exit the continuous mode the host must follow the steps below, if external trigger mode was set :
1. Exit external trigger mode
2. Set REPEAT bit to LO, effectively terminating the repeat mode. This generates an additional conversion; at
the end of this conversion the ADC is ready for a new configuration.
3. Set ADC_EN to LO, after on-going conversion ends
To exit the continuous mode the host must follow the steps below, if internal trigger mode was set :
1. Set REPEAT bit to LO, effectively terminating the repeat mode.
2. Set ADC_EN to LO, after on-going conversion ends
The registers DHILIMn and DLOLIMn can be used by the host to set maximum and minimum limits for the DAC
engine output. At the end of each conversion the ADC output is checked for the maximum and minimum limits,
and a status flag is set if the converted data exceeds the high limit or is under the low limit. In multiple sample
operation the converted data range is checked when all programmed samples have been converted.
The host can mask or unmask interrupts caused by the ADC range status bits using the INT_MASKn registers.
72
Copyright © 2006–2008, Texas Instruments Incorporated
Product Folder Link(s):