Texas Instruments TMS320C6454 사용자 설명서

다운로드
페이지 225
www.ti.com
PRODUCT PREVIEW
7.6.7
Reset Electrical Data/Timing
TMS320C6454
Fixed-Point Digital Signal Processor
SPRS311A – APRIL 2006 – REVISED DECEMBER 2006
NOTE
If a configuration pin must be routed out from the device and 3-stated (not driven), the
internal pullup/pulldown (IPU/IPD) resistor should not be relied upon; TI recommends the
use of an external pullup/pulldown resistor. For more detailed information on
pullup/pulldown resistors and situations where external pullup/pulldown resistors are
required, see
Pullup/Pulldown Resistors.
Table 7-14. Timing Requirements for Reset
(1) (2) (3)
(see
and
-720
-850
NO.
UNIT
-1000
MIN
MAX
5
t
w(POR)
Pulse duration, POR low
256D
(4)
ns
6
t
w(RESET)
Pulse duration, RESET low
24C
ns
Setup time, boot mode and configuration pins valid before POR high or
7
t
su(boot)
6P
ns
RESET high
(5)
Hold time, boot mode and configuration pins valid after POR high or
8
t
h(boot)
6P
ns
RESET high
(5)
(1)
C = 1/CLKIN1 clock frequency in ns.
(2)
D = 1/CLKIN2 clock frequency in ns.
(3)
P = 1/CPU clock frequency in nanoseconds (ns). Note that after power-on reset and warm reset the CPU frequency is equal to the
CLKIN1 frequency divided by three due to the PLL1 controller being reset (see
Reset Controller).
(4)
If CLKIN2 is not used, t
w(POR)
must be measured in terms of CLKIN1 cycles; otherwise, use CLKIN2 cycles.
(5)
AEA[19:0], ABA[1:0], and PCI_EN are the boot configuration pins during device reset.
Table 7-15. Switching Characteristics Over Recommended Operating Conditions During Reset
(1)
(see
-720
-850
NO.
PARAMETER
UNIT
-1000
MIN
MAX
9
t
d(PORH-RSTATH)
Delay time, POR high AND RESET high to RESETSTAT high
15000C
ns
(1)
C = 1/CLKIN1 clock frequency in ns.
For
note the following:
Z group consists of: all I/O/Z and O/Z pins, except for Low and High group pins. Pins become high
impedance as soon as their respective power supply has reached normal operating coditions. Pins
remain in high impedance until configured otherwise by their respective peripheral.
Low group consists of: MTXD0/RMTXD0, MTXD1/RMTXD1, MTXD2/RMTXD2, MTXD3/RMTXD3,
MTXD4/RMTXD4, MTXEN/RMTXEN, and ABUSREQ. Pins become low as soon as their respective
power supply has reached normal operating conditions. Pins remain low until configured otherwise by
their respective peripheral.
High group consists of: AHOLD and HRDY/PIRDY. Pins become high as soon as their respective
power supply has reached normal operating conditions. Pins remain high until configured otherwise by
their respective peripheral.
All peripherals must be enable through software following a Power-on Reset; for more details, see
Power-on Reset.
For power-supply sequence requirements, see
Power-Supply Sequencing.
C64x+ Peripheral Information and Electrical Specifications
120