Texas Instruments DEM-OPA-SO-1A Unpopulated PCB Compatible w/High Speed Wide Bandwidth Op Amps in 8-lead SOIC (D) Pkg DE DEM-OPA-SO-1A 데이터 시트

제품 코드
DEM-OPA-SO-1A
다운로드
페이지 8
www.ti.com
4
Board Layout
5
Measurement Tips
Board Layout
This demonstration fixture is a two-layer PCB. It uses a ground plane on the bottom, and signal and power
traces on the top. The ground plane has been opened up around op amp pins sensitive to capacitive
loading. Power-supply traces are laid out to keep current loop areas to a minimum. The SMA (or SMB)
connectors may be mounted either vertically or horizontally.
The location and type of capacitors used for power-supply bypassing are crucial to high-frequency
amplifiers. The tantalum capacitors, C
1
and C
2
, do not need to be as close to pins 7 and 4 on your PCB,
and may be shared with other amplifiers.
See the individual op amp data sheet for more information on proper board layout techniques and
component selection.
This demonstration fixture and the component values shown are designed to operate in a 50
Ω
environment. Most data sheet plots are obtained in this manner. Change the component values for
different input and output impedance levels.
Do not use high-impedance probes; they represent a heavy capacitive load to the op amps, and will alter
the amplifier response. Instead, use low impedance (
500
Ω
) probes with adequate bandwidth. The probe
input capacitance and resistance set an upper limit on the measurement bandwidth. If a high-impedance
probe must be used, place a 100
Ω
resistor on the probe tip to isolate its capacitance from the circuit.
SBOU009A – June 1998 – Revised March 2006
DEM-OPA-SO-1A Demonstration Fixture
5