Texas Instruments DS90UB928QEVM FPD-Link III Deserializer Evaluation Module DS90UB928QEVM DS90UB928QEVM 데이터 시트

제품 코드
DS90UB928QEVM
다운로드
페이지 37
Indicators
3.9.1 Mode Selection Inputs (S1)
The Mode Input Switches (S1) configure the following DS90UB928Q device pins:
PDB When set LOW, the device enters a low-power mode and all registers are reset. Set HIGH for
normal operation.
LFMODE Set HIGH for 5MHz
PCLK < 15MHz. Set LOW for 15MHZ
PCLK
85MHz
MAPSEL Set LOW to assign LSBs to TxOUT3±, set HIGH to assign MSBs to TxOUT3±. See device
datasheet for details.
BISTEN Set HIGH to enable the Built-In Self-test (BIST) Mode. Set LOW for normal operation.
3.9.2 I2C Address Select (IDx)
10 address switches (S2 and S3) set the deserializer I2C address select voltage input to the IDx pin. Each
switch selects a different I2C address, up to 10 unique addresses total. Only one switch may be selected
at a time (0x58 default). Note that address 0x58 and 0x66 through 0x76 are available for normal device
operation. All others are reserved.
3.9.3 Output State Select (S4)
The output state select switches (S4) set the operating conditions for both normal operation and BIST.
See the device datasheet for detailed usage of these pins.
OEN
BISTC/INTB_IN
OSS_SEL
3.9.4 MODE_SEL (S5)
The MODE_SEL switches (S5) configure the analog input value to the device mode selection
(MODE_SEL) pin. The provided switches and resistor pads allow for configuration of the MODE_SEL
voltage. To use other modes or resistor combinations, replace resistors R111 and R116 and use switch
position 1 (see board schematic for details).
1 - Sets Mode 1 (LONG_CABLE=L, REPEAT=L, BKWD=L, I2S_B=L).
2 - Sets Mode 7 (LONG_CABLE=H, REPEAT=H, BKWD=L, I2S_B=L).
3 - Sets Mode 9 (LONG_CABLE=L, REPEAT=L, BKWD=H, I2S_B=L).
3.10 Indicators
The board includes 3 LEDs to indicate deserializer and board status.
D1 Indicates that the on-board USB-to-I2C ALP hardware is powered on.
PASS Indicates PASS status, including link error results during and after BIST. See the device
datasheet for additional details on BIST mode operation.
LOCK Indicates LOCK status. The LED will remain on if the link is active and the device is locked to
the remote serializer.
3.11 Input/Output Connectors
The following jumpers and connectors are provided on the board:
J1/J2 FPD-Link III SMA Inputs (optional) – These optional inputs may be used to evaluate the FPD-
Link III serial link with different cable configurations. To use, remove J4 and populate R3 and R4 with
0
Ω
resistors.
J3 20-pin FPD-Link (I) Output – Connect to LVDS data and clock here. The board does not provide
the required 100
Ω
terminations as these are normally located closer to, or integrated into, the sink
device (display). If desired, termination resistors may be populated at R5, R6, R7, R8, and R10. See
the device datasheet for output electrical characteristics and requirements.
J4 FPD-Link III HSD Automotive Input – Connect an automotive-grade STP cable with HSD
connector here. Remove the connector (J4) if the SMA outputs (J1/J2) are used (see description
8
Evaluation Hardware Overview
SNLU131 – February 2013
© 2013, Texas Instruments Incorporated