Texas Instruments TPS23751 Evaluation Module TPS23751EVM-104 TPS23751EVM-104 데이터 시트

제품 코드
TPS23751EVM-104
다운로드
페이지 47
SLVSB97C – JULY 2012 – REVISED JANUARY 2014
Inrush and Startup
IEEE 802.3at has a startup current and time limitation, providing type 2 PSE compatibility for type 1 PDs. A type
2 PSE limits output current to between 400 mA and 450 mA for up to 75 ms after power-up (applying “48 V” to
the PI) in order to mirror type 1 PSE functionality. The type 2 PSE supports higher output current after 75 ms.
The TPS23751 and TPS23752 implement a 140 mA inrush current, which is compatible with all PSE types. A
high-power PD must limit its converter startup peak current. The operational current cannot exceed 400 mA for a
period of 80 ms or longer. The TPS23751 and TPS23752 internal soft-start permits control of the converter
startup, however the application circuits must assure that their power draw does not cause the PD to exceed the
current and time limitation. This requirement implicitly requires some form of powering down sections of the
application circuits. T2P becomes valid within t
T2P
after switching starts, or if an adapter is plugged in while the
PD is operating from a PSE.
Maintain Power Signature
The MPS is an electrical signature presented by the PD to assure the PSE that it is still present after operating
voltage is applied. A valid MPS consists of a minimum dc current of 10 mA (or a 10 mA pulsed current for at
least 75 ms every 325 ms) and an ac impedance lower than 26.3 k
Ω in parallel with 0.05 μF. The ac impedance
is usually accomplished by the minimum operating C
IN
requirement of 5
μF. When DEN is used to force the
hotswap switch off, the dc MPS is not met. A PSE that monitors the dc MPS removes power from the PD when
this occurs. A PSE that monitors only the ac MPS may remove power from the PD. Additional TPS23752 MPS
features are supported as described in the Sleep Mode section.
Startup and Converter Operation
The internal PoE UVLO (Under Voltage Lock Out) circuit holds the hotswap switch off before the PSE provides
full voltage to the PD. This prevents the converter circuits from loading the PoE input during detection and
classification. The converter circuits discharge C
IN
, C
vc
, and C
vb
while the PD is unpowered. Thus V
(VDD-RTN)
is a
small voltage just after applying full voltage to the PD, as seen in
The PSE drives the PI voltage to the
operating range once the PSE has decided to power up the PD. When V
VDD
rises above the UVLO turn-on
threshold (V
UVLO-R
, approximately 38 V) with RTN high, the TPS23751 and TPS23752 enable the hotswap
MOSFET with approximately 140 mA (inrush) current limit as seen in
. Converter switching is disabled
while C
IN
charges and V
RTN
falls from V
VDD
to nearly V
VSS
, however the converter startup circuit is allowed to
charge C
VC
(the bootstrap startup capacitor). Converter switching is allowed if the PD is not in inrush, OTSD is
not active, and the V
C
UVLO permits it. Once the inrush current falls about 10% below the inrush current limit,
the PD current limit switches to the operational level (approximately 1000 mA). Continuing the startup sequence
shown in
VC
continues to rise until the startup threshold (V
CUV
approximately 8.9 V) is exceeded,
turning the startup source off and enabling switching. The V
B
regulator is always active, powering the internal
converter circuits as V
VC
rises. There is a slight delay between the removal of charge current and the start of
switching as the softstart ramp sweeps above the V
ZDC
threshold. V
VC
falls as it powers both the internal circuits
and the switching MOSFET gates. If the converter control bias output rises to support V
VC
before it falls to V
CUV
V
CUVH
(approximately 5.7 V), a successful startup occurs. In
, T2P is active if a type 2 PSE is plugged
in.
22
Copyright © 2012–2014, Texas Instruments Incorporated
Product Folder Links: