Texas Instruments TPS2483 Evaluation Module TPS2483EVM-157 TPS2483EVM-157 데이터 시트

제품 코드
TPS2483EVM-157
다운로드
페이지 21
Description
1.4
Circuit Description
See
for the following circuit operation description. DC input voltage is applied between J1 and J3
with managed load output voltage being furnished between J2 and J4. TPS2482 and TPS2483 switches
input to output by controlling Q1 and Q2. Load current through R2 is measured by both the current
monitor and hotswap within TPS2482 and TPS2483. I
2
C interface to the current monitor is provided at J8
and address selection is provided by J5 and J6.
R6 and R7 are provided for scaling the current trip point to allow use of standard R2 values when non-
standard current trip points are required. R8, R9, and C5 are provided if current monitor filtering are
required in noisy circuit applications. R13 and C6 are provided when the application requires a linear turn
on characteristic.
The 12V, 40A, high current application shown in
can be achieved with the following BOM
changes: Install shunt on J7 for 9V UVLO, change Q1 and Q2 to CSD16401Q5, change R2 to 0.001
Ω
,
change R19 to 17.8k, and change C10 to 3.3nF.
3
SLVU795 – November 2012
TPS2482 and TPS2483 Evaluation Module
Copyright © 2012, Texas Instruments Incorporated