Texas Instruments Evaluation Module for BQ24620 Multi Cell Synchronous Switch-Mode Charger BQ24620EVM BQ24620EVM 데이터 시트

제품 코드
BQ24620EVM
다운로드
페이지 17
www.ti.com
PCB Layout Guideline
2.4.5
POWER PATH SELECTION
1. Take JP4 off (Disable the charging)
Observe
D5(CHGEN) off; D7 (STAT) blink.
2. Set JP3 Jumper On 2-3 (VPULLUP and VEXT). Connect the output of the power supply #3 to
J2(VEXT, GND). Set the power supply #3 for 3.3V ± 200mVDC, 1 ± 0.1A current limit.
3. Set Load #2 at 16.5V ± 500mV.
Measure
V(J3(SYS)) = 24V ±1mV (adapter connected to system)
Measure
ACDRV = 9V ± 2V; BATDRV = 24V ± 1V
Observe
D6(PG) on.
4. Turn off PS#1
5. Measure
V(J3(SYS)) = 16.5V ± 0.5mV (battery connected to system)
Measure
ACDRV = 16V ± 1V; BATDRV = 1.5V ± 1V
6. Observe
D6(PG) off.
7. Turn off power supply #2 and #3. Set JP3 on 1-2 (VPULLUP and VREF).
3
PCB Layout Guideline
1. It is critical that the exposed PowerPAD™ on the backside of the bq24600/20/40 package be soldered
to the PCB ground. Make sure there are sufficient thermal vias right underneath the IC, connecting to
the ground plane on the other layers.
2. The control stage and the power stage should be routed separately. At each layer, the signal ground
and the power ground are connected only at the power pad.
3. Charge current sense resistor must be connected to SRP, SRN with a Kelvin contact. The area of this
loop must be minimized. The decoupling capacitors for these pins should be placed as close to the IC
as possible.
4. Decoupling capacitors for DCIN, VREF, VCC, REGN should make the interconnections to the IC as
short as possible.
5. Decoupling capacitors for BAT must be placed close to the corresponding IC pins and make the
interconnections to the IC as short as possible.
6. Decoupling capacitor(s) for the charger input must be placed very close to Q4 drain and Q5 source.
7
SLUU410 – February 2010
bq24600/20/40 EVM (HPA421) Multi Cell Synchronous Switch-Mode Charger
Copyright © 2010, Texas Instruments Incorporated