Texas Instruments TPS65165 Evaluation Module TPS65165EVM-233 TPS65165EVM-233 데이터 시트

제품 코드
TPS65165EVM-233
다운로드
페이지 11
www.ti.com
2.2
Recommended Test Setup
2.3
Test Results
EN (5 V/div)
V (5 V/div)
S
VGH (10 V/div)
VGL (5 V/div)
zero
Trigger
Setup and Test Results
Connect a power supply rated at 5 A or more to provide 5 V
±
5% to J4 and J3. Do not exceed 6 V on J4.
Operation at an input voltage down to 2.5 V is possible, but maximum output-current levels decrease. In
order to avoid voltage drop through the input power supply line, connect heavy gauge, twisted-pair wire to
J4 and J3. The output voltages can be monitored by voltmeters and/or an oscilloscope with standard high
impedance voltage probes.
Before enabling this IC by connecting the EN pin to VIN pin at JP1, the user must ensure jumpers JP2 –
JP9 are in their default positions. When the EN pin is connected to the VIN pin at JP1, the boost converter
(Vs) and negative charge pump (VGL) start up with the delay ADLY. The positive charge pump (VGH)
starts up with the delay GDLY from EN-high if CTRL = high.
The output voltages reach their respective regulation voltages per
after the appropriate soft-start
times and relative delays. Resistive or electronic loads can be attached to output J6 for Vs, and only
resistive loads can be attached to outputs J2 for VGL and J8 for VGH. Exceeding an output load specified
in
results in the output voltage falling out of regulation.
Test results using the TPS65160EVM-233 are shown in
.
Figure 1. Startup Waveform
TPS65165EVM-233
4
SLVU203 – March 2007