Texas Instruments Evaluation Module for BQ76925 Analog Front End for 3 to 6 Series Lithium-Ion Cells BQ76925EVM BQ76925EVM 데이터 시트

제품 코드
BQ76925EVM
다운로드
페이지 43
Circuit Details and Configuration
2.1.2
Cells (CN6)
The cell-sensing wires of the battery pack provide the connection for cell voltage measurement and
resistive cell balancing. If the cell count is N, the number of cell wires is N+1.
Table 1. Cell Voltage Connections
Header Name
Terminal
Label
Purpose
1
Cell 6
Cell 6 positive terminal.
2
Cell 5
Cell 5 positive terminal.
3
Cell 4
Cell 4 positive terminal.
CN6
4
Cell 3
Cell 3 positive terminal.
5
Cell 2
Cell 2 positive terminal.
6
Cell 1
Cell 1 positive terminal.
7
Cell 0
Cell 1 negative terminal.
2.1.3
PACK+, PACK
(CN3, CN4)
The positive, current-carrying connection of the load or charger connects to the PACK+ terminal (CN3).
The negative, current-carrying connection of the load or charger connects to the PACK- terminal (CN4).
The PACK
±
connections are single, heavy-duty screw terminals that feature a 6-32
×
1/4-in. screw. This
connector is rated to 30 A, maximum. Actual current is limited to a lower value (20 A) by other circuit
board components.
2.1.4
USB Interface (CN8)
The USB interface connector (CN8) is for connection to the USB-TO-GPIO Adapter. The pin assignment
is as follows:
Table 2. USB Interface Connection
Header Name
Terminal
Label
Purpose
CN8
1
V3P3 Monitor and Input
2
ALERT Output
3
None
4
None
5
+3.3V Output
6
Ground
7
None
8
None
9
I2C Clock (SCL)
10
I2C Data (SDA)
2.1.5
JTAG Interface (CN7)
The JTAG Interface connector (CN7) is for connection to an MSP430 programmer, such as the
MSP-FET430UIF. Use of this connector is not required for evaluation of the bq76925. This header is for
those users who wish to write code for the MSP430F2122 resident on the EVM. The pin assignment is as
follows:
7
SLUU514
July 2011
bq76925EVM Evaluation Module
Copyright
©
2011, Texas Instruments Incorporated