Texas Instruments DLP Flex Cables DLP5500FLEX DLP5500FLEX 데이터 시트

제품 코드
DLP5500FLEX
다운로드
페이지 28
DLPS013E – APRIL 2010 – REVISED SEPTEMBER 2013
DLP
®
0.55 XGA Series 450 DMD
Check for Samples:
1
FEATURES
2
0.55-Inch Micromirror Array Diagonal
149 Micro Pin Grid Array
Robust electrical connection
1024 × 768 Array of Aluminum, Micrometer-
Sized Mirrors
32.2 mm by 22.3 mm Package Footprint
(XGA Resolution )
Package Mates to Amphenol InterCon
10.8-µm Micromirror Pitch
Systems 450-2.700-L-13.25-149 Socket
±12° Micromirror Tilt Angle
APPLICATIONS
(Relative to Flat State)
3D Machine Vision
Designed for Corner Illumination
3D Optical Measurement
Designed for Use With Broadband Visible
Light (420 nm–700 nm):
Industrial and Medical Imaging
Window Transmission 97% (Single Pass,
Medical Instrumentation
Through Two Window Surfaces)
Digital Exposure systems
Micromirror Reflectivity 88%
Array Diffraction Efficiency 86%
Array Fill Factor 92%
16-Bit, Low Voltage Differential Signaling
(LVDS) Double Data Rate (DDR) input data bus
200 MHz Input Data Clock Rate
Series 450 Package Characteristics:
Thermal Area 18 mm by 12 mm
enabling high on screen lumens (>2000 lm)
DESCRIPTION
The DLP5500 Digital Micromirror Device (DMD) is a digitally controlled MOEMS (micro-opto-electromechanical
system) spatial light modulator (SLM). When coupled to an appropriate optical system, the DLP5500 can be used
to modulate the amplitude, direction, and or phase of incoming (illumination) light.
Architecturally, the DLP5500 is a latchable, electrical-in, optical-out semiconductor device. This architecture
makes the DLP5500 well suited for use in applications such as structured lighting, 3D optical metrology,
Industrial and Medical imaging, microscopy, and spectroscopy. The compact physical size of the DLP5500
enables integration into portable equipment.
The DLP5500 is one of three components in the DLP 0.55 XGA chip-set (see
). Proper function and
operation of the DLP5500 requires that it be used in conjunction with the other components of the chip-set. The
DLPC200 (TI literature number
) and DLPA200 (TI literature number
control and coordinate
the data loading and micromirror switching to ensure reliable operation. Refer to DLP 0.55 XGA chip-set data
sheet (TI literature number
for further details. DLPR200F is DLPC200 firmware code provided to
enable Video and Structured Lighting Applications. To locate the latest version of the DLPR200F, go to
and search keyword "DLPR200".
Electrically, the DLP5500 consists of a two-dimensional array of 1-bit CMOS memory cells, organized in a square
grid of 1024 memory cell columns by 768 memory cell rows. The CMOS memory array is written to on a column-
by-column basis, over a 16-bit Low Voltage Differential Signaling (LVDS) double data rate (DDR) bus. Row
addressing is handled via a serial control bus. The specific CMOS memory access protocol is handled by the
DLPC200 Digital Controller.
1
Please be aware that an important notice concerning availability, standard warranty, and use in critical applications of
Texas Instruments semiconductor products and disclaimers thereto appears at the end of this data sheet.
2
DLP is a registered trademark of Texas Instruments.
PRODUCTION DATA information is current as of publication date.
Copyright © 2010–2013, Texas Instruments Incorporated
Products conform to specifications per the terms of the Texas
Instruments standard warranty. Production processing does not
necessarily include testing of all parameters.