Texas Instruments DM6467 Digital Video Evaluation Module TMDXEVM6467T TMDXEVM6467T 데이터 시트

제품 코드
TMDXEVM6467T
다운로드
페이지 352
SPRS605C – JULY 2009 – REVISED JUNE 2012
Table 7-126. UART1 – UART/IrDA/CIR Register Program Map
HEX ADDRESS
REGISTER
RANGE
LCR[7] = 0
LCR[7] = 1 & LCR[7:0]
0xBF
LCR[7:0] = 0xBF
READ
WRITE
READ
WRITE
READ
WRITE
0x01C2 0400
RHR
THR
DLL
DLL
DLL
DLL
0x01C2 0404
IER
(1)
IER
(1)
DLH
DLH
DLH
DLH
0x01C2 0408
IIR
FCR
(2)
IIR
FCR
(2)
EFR
EFR
0x01C2 040C
LCR
LCR
LCR
LCR
LCR
LCR
0x01C2 0410
MCR
(2)
MCR
(2)
MCR
(2)
MCR
(2)
XON1/ADDR1
XON1/ADDR1
0x01C2 0414
LSR
LSR
XON2/ADR2
XON2/ADDR2
0x01C2 0418
MSR/TCR
(3)
TCR
(3)
MSR/TCR
(3)
TCR
(3)
XOFF1/TCR
(3)
XOFF1/TCR
(3)
0x01C2 041C
SPR/TLR
(3)
SPR/TLR
(3)
SPR/TLR
(3)
SPR/TLR
(3)
XOFF2/TLR
(3)
XOFF2/TLR
(3)
0x01C2 0420
MDR1
MDR1
MDR1
MDR1
MDR1
MDR1
0x01C2 0424
MDR2
MDR2
MDR2
MDR2
MDR2
MDR2
0x01C2 0428
SFLSR
TXFLL
SFLSR
TXFLL
SFLSR
TXFLL
0x01C2 042C
RESUME
TXFLH
RESUME
TXFLH
RESUME
TXFLH
0x01C2 0430
SFREGL
RXFLL
SFREGL
RXFLL
SFREGL
RXFLL
0x01C2 0434
SFREGH
RXFLH
SFREGH
RXFLH
SFREGH
RXFLH
0x01C2 0438
BLR
BLR
UASR
UASR
0x01C2 043C
ACREG
ACREG
0x01C2 0440
SCR
SCR
SCR
SCR
SCR
SCR
0x01C2 0444
SSR
SSR
SSR
0x01C2 0448
EBLR
EBLR
0x01C2 044C
0x01C2 0450
MVR
MVR
MVR
0x01C2 0454
SYSC
SYSC
SYSC
SYSC
SYSC
SYSC
0x01C2 0458
SYSS
SYSS
SYSS
0x01C2 045C
WER
WER
WER
WER
WER
WER
0x01C2 0460
CFPS
CFPS
CFPS
CFPS
CFPS
CFPS
0x01C2 0464 -
0x01C2 047F
(1)
In UART modes, IER.[7:4] can only be written when ENHANCED_EN in EFR = 1. In IrDA/CIR modes, ENHANCED_EN in EFR has no
impact on the access to IER.[7:4].
(2)
MCR.[7:5] and the TX_FIFO_TRIG bits in FCR can only be written to when the ENHANCED_EN bit in EFR = 1.
(3)
Transmission control register (TCR) and trigger level register (TLR) are accessible only when the ENHANCED_EN bit in the EFR =1
and the TCR_TLR bit in the MCR = 1.
Copyright © 2009–2012, Texas Instruments Incorporated
Peripheral Information and Electrical Specifications
329
Product Folder Link(s):