Texas Instruments LM10500SQ-1.0 Evaluation Board LM10500SQ-1.0EV/NOPB LM10500SQ-1.0EV/NOPB 데이터 시트

제품 코드
LM10500SQ-1.0EV/NOPB
다운로드
페이지 17
Connection Guide
7
Connection Guide
7.1
Default Setting and Operation Options
The designed default condition and operating range for the LM10500 Evaluation Board are shown in the
following table.
Parameter
Default Setting
Operation Range and Options
J7 open, connect PVIN to external supply. Voltage range is between
3 V and 18 V.
J7 open
J7 closed, PVIN is connected to V
BAT
= 3.6 V. V
BAT
is generated by
PVIN
Connect to External Supply =
the USB2PWI board. To protect the USB2PWI board, do not connect
12V
PVIN to an external power supply with J7 closed. Loading capability
of V
BAT
is very limited.
On JP2, connect AVIN to PVIN. AVIN follows PVIN voltage.
On JP2, connect AVIN to AVIN_EXT. AVIN_EXT can be connected to
= PVIN
AVIN
an external supply. Voltage range is between 3 V and 18 V,
by JP2
regardless of PVIN voltage. Note that AVIN = 5 V provides optimal
efficiency.
1.2 V @LM10500SQ-1.0EV
V
OUT
0.6 V to 5 V (with resistor divider and PWI programming)
0.8 V @LM10500SQ-0.8EV
On JP1, connect VPWI to 2.5 V. VPWI is powered by on-board LDO.
VPWI
2.5 V
On JP1, connect VPWI to VPWI_EXT. VPWI is powered by external
supply (1.8 V - 10% to 3.3 V + 10%).
J2 close, frequency range is from 300 kHz to 1.5 MHz, programmed
by R20.
J2 open, switch node can be synchronized to an external clock. Note
Switching Frequency
300 kHz
that R20 should also be selected to provide the same frequency as
the external clock. Please refer to the LM10500 data sheet for more
details.
I
OUT
0 A to 5 A
No. of PCB Layers
4
Max Temp
85°C
7.2
Terminal Descriptions
Terminals
Description
Connect the power supply between this terminal and the GND terminal beside it. The device is rated
PVIN
between 3 V to 18 V. The absolute maximum voltage rating is 22 V.
The GND terminals are meant to provide close return paths to the power and signal terminals besides
GND
them. They are all connected together on board.
SW is connected to the switch node of the power stage. It can be used to monitor the switch node
SW
waveform by a scope.
VOUT
VOUT terminal is connected to the output capacitor on the board and should be connected to the load
FB terminal is connected to the FB pin of the LM10500. It can be used to monitor the AVS voltage
FB
command programmed by PWI. Careful not to add any noise to the FB terminal or load it by any means.
AVIN_EXT
External AVIN supply. Connect AVIN to AVIN_EXT on JP2 to power AVIN externally.
Synchronizing clock input. When J2 is Closed, switching frequency is controlled by the on board resistor
SYNC
R20. When J2 is Open, the switch node waveform will be synchronized to the clock source connected to
SYNC terminal.
This terminal connects to the PWROK pin of the LM10500. PWROK is pulled up to 2.5V via a 10 k
Ω
PWROK
resistor.
VPWI_EXT
External VPWI supply. Connect VPWI to VPWI_EXT on JP2 to power VPWI externally
J4 J5 J6
Connectors to the USB2PWI board shown in
.
J1
Connector to monitor AVS signal or to an external controller, see
.
4
AN-2080 LM10500 Evaluation Board
SNVA453A – August 2011 – Revised April 2013
Copyright © 2011–2013, Texas Instruments Incorporated