Texas Instruments TLK10002SMAEVM Evaluation Module TLK10002SMAEVM TLK10002SMAEVM 데이터 시트

제품 코드
TLK10002SMAEVM
다운로드
페이지 94
5
5
4
4
3
3
2
2
1
1
D
D
C
C
B
B
A
A
-------
xx /xx/ xx
RE VIS IONS
ECR
ECR NU M BER
DA TE
6522851
J. NERGER
J. NERGER
J. NERGER
TLK10002 EVM
SMA BREAKOUT DAUGHTER BOARD
11/ 06/10
11/ 06/10
11/ 06/10
B
NA
COVERPAGE AND NOTES
1
4
SIZE
DO CU M ENT N UM BE R
REV
SHE ET
of
EN GIN EER
L AYO UT
RE L EASE D
D ATE
D ATE
D ATE
SC HEM AT IC TITL E
TEXAS INSTRUMENTS
PAG E TITL E
TLK 10002 DATA SHEET REV ISI ON: 0.7
DATA SHEET LA ST UPDATED ON:
09/ 27/10
SCHEMATIC SHEET INDEX:
SH EET 01 : TL K10 002 EVM SMA BREAKOUT D AUGHTER BOARD COVER SHEET AND N OTES
SH EET 02 : CH ANNEL A SIGN ALS
SH EET 03 : CH ANNEL B SIGN ALS
SH EET 04 : COMMON SIGNAL S
NOTES :
1. PLACE NET NAMES ON ALL JUMPERS A ND HEADERS .
2. PLACE ALL PA RTS OTHER THAN SMA CONNECTORS ON A 0 OR 90 DE GREE ORI ENTA TION.
3. SERIAL DATA SHOULDB E ROUTED A S 100 OHM DIFFE RENTIA LLY COUPLED ORS INGLE-ENDE D50 OHM TRANS MISS ION LINE S ON
OUTSI DE LAYERS. ROUTING DI STANCE SHOULD BE 5 INCHES OR LESS. ALL OTHER DATA LI NE S SHOULD BE 50 OHM I MPEDIA NCE ON
INTERNAL OR EX TERNAL LAYE RS . ROUTE D POWE RS HOULD BE A MINIMUM OF 40 MILS WI DE .
4. USE FR4-370 MA TERI AL FOR ALL LAYERS.
5. SERIAL A ND REFCLK NETS MUST MA TCH WITHIN+/- 0.5 MI LS
6. MATCH DIFFERENTIAL TRACE WIDTHS OF SE RI AL AND REFCLK LINES WI TH SMP/ SMA PADS.
7. PLACE TI LOGO, BOARD NAME, J NCOMBO LOGO, AND THE BOARD NUMBER I N TOP SI DE METAL.
TLK10002EVM SMA Breakout Board Schematics
16
TLK10002EVM SMA Breakout Board Schematics
Figure 63. Cover Page and Index, Sheet 1 of 4
83
SLLU148
May 2011
TLK10002 Dual-Channel, 10-Gbps, Multi-Rate Transceiver Evaluation Module
Copyright
©
2011, Texas Instruments Incorporated