Texas Instruments CDCM9102 Evaluation Module CDCM9102EVM CDCM9102EVM 데이터 시트

제품 코드
CDCM9102EVM
다운로드
페이지 15
Output Buffer Termination
Do not connect this jumper for normal operation.
The RESET pin connects to both CHIP_RESET jumper JP21 and push-button switch RESET1. Either
option can reset the device (including recalibrating the PLL).
summarizes the RESET configuration options.
Table 3. Reset Configuration
RESET (Pin 12)
Operating Mode
Device Output
0
Device reset
Hi-Z
0
1
Clock generator calibration
Hi-Z
1
Normal
Active
7
Output Buffer Termination
This EVM supports proper termination for all three types of output buffers. To ensure that the chosen
output buffer works properly with the correct termination, select or place the proper components.
shows different ways to terminate the outputs of the device.
Figure 4. EVM Output Termination Options
7.1
Output Buffer Examples
LVPECL Output Buffer: Use jumpers J24 and J26.
LVDS Output Buffer: Remove jumpers J24 and J26. Place a 100-
Ω
resistor at the R85 placeholder, if
necessary. If the output pair connects to an oscilloscope through 50-
Ω
SMA cables, then the oscilloscope
50-
Ω
to ground connection takes care of this termination, and the 100-
Ω
resistor is no longer necessary.
LVCMOS Output Buffer: This LVCMOS buffer typically has 30-
Ω
internal impedance. For a 50-
Ω
impedance characteristic line, use an external 22-
Ω
series resistor. For an SMA connection to an
oscilloscope, connect the output as ac-coupled (using C52, C57, C71, and C74). A lower-than-expected
swing occurs because the LVCMOS driver is not capable of driving a 50-
Ω
to ground load.
7.2
Availability of Optional Output
An optional bypassed output (OSC_OUT) is only available if the user chooses the PLL output(s) at an
LVPECL signaling level. J219 is the SMA for this output.
5
SCAU048 – March 2012
CDCM9102EVM Clock Evaluation Module
Copyright © 2012, Texas Instruments Incorporated