Texas Instruments DRV602 Evaluation Module DRV602EVM2 DRV602EVM2 데이터 시트

제품 코드
DRV602EVM2
다운로드
페이지 18
2.2
Unpacking the EVM
2.3
Power-Supply Setup
3
On/Off Sequence
PVDD
Enable
> 50
s
m
> 50
s
m
4
Component Selection
4.1
Charge Pump
On/Off Sequence
www.ti.com
Upon opening the DRV602EVM2 package, ensure that the following items are included:
One DRV602EVM2 evaluation board, including:
One DRV602PW device
If either item is missing, please contact the Texas Instruments Product Information Center nearest you to
inquire about a replacement.
A single power supply is required to power up the EVM. The power supply is connected to the EVM board
using a two-pin, 2,54-mm header (J10).
lists the recommended supply voltage.
Table 2. Recommended Supply Voltage
Description
Voltage Limitations
Current Requirement
Cable
Power supply
5 V
0.10 A
CAUTION
Applying voltages above the limitations given in
may cause permanent
damage to your hardware.
For minimum click and pop interference during device power on and power off, the DRV602 Enable pin
(pin 5) should be held low, primarily because of pre-charging of the ac-coupled input capacitors. The
preferred power-up/-down sequence is shown in
Figure 2. Power-Up/-Down Sequence
This sequence is ensured by the onboard supply monitor, U13.
The charge pump flying capacitor, C18, serves to transfer charge during the generation of the negative
supply voltage. The PVSS capacitor must be at least equal to the charge pump capacitor in order to allow
a maximum charge transfer. Low equivalent series resistance (ESR) capacitors are an ideal selection, with
a typical value of 1
µ
F. Capacitor values less than 1
µ
F can be used, but the maximum output can be
reduced. It is therefore recommended to validate the design with thorough testing.
DRV602EVM2
4
SLOU248A – December 2008 – Revised January 2009