Motorola MC68HC908MR32 사용자 설명서

다운로드
페이지 388
Serial Communications Interface Module (SCI)
Functional Description
MC68HC908MR16/MC68HC908MR32 — Rev. 4.0
Advance Information
 
MOTOROLA
Serial Communications Interface Module (SCI)
 283
When the transmit shift register is not transmitting a character, the 
PTF5/TxD pin goes to the idle condition, logic 1. If at any time software 
clears the ENSCI bit in SCI control register 1 (SCC1), the transmitter and 
receiver relinquish control of the port E pins. 
14.4.2.3  Break Characters
Writing a logic 1 to the send break bit, SBK, in SCC2 loads the transmit 
shift register with a break character. A break character contains all logic 
0s and has no start, stop, or parity bit. Break character length depends 
on the M bit in SCC1. As long as SBK is at logic 1, transmitter logic 
continuously loads break characters into the transmit shift register. After 
software clears the SBK bit, the shift register finishes transmitting the 
last break character and then transmits at least one logic 1. The 
automatic logic 1 at the end of a break character guarantees the 
recognition of the start bit of the next character.
The SCI recognizes a break character when a start bit is followed by 
eight or nine logic 0 data bits and a logic 0 where the stop bit should be. 
Receiving a break character has these effects on SCI registers:
Sets the framing error bit (FE) in SCS1
Sets the SCI receiver full bit (SCRF) in SCS1
Clears the SCI data register (SCDR)
Clears the R8 bit in SCC3
Sets the break flag bit (BKF) in SCS2
May set the overrun (OR), noise flag (NF), parity error (PE), or 
reception-in-progress flag (RPF) bits
14.4.2.4  Idle Characters
An idle character contains all logic 1s and has no start, stop, or parity bit. 
Idle character length depends on the M bit in SCC1. The preamble is a 
synchronizing idle character that begins every transmission.
If the TE bit is cleared during a transmission, the PTF5/TxD pin becomes 
idle after completion of the transmission in progress. Clearing and then 
setting the TE bit during a transmission queues an idle character to be 
sent after the character currently being transmitted.