Mitsubishi Electronics QD64D2 Manual Do Utilizador

Página de 154
5
FUNCTIONS
5.6 Response Delay Time
5
 - 31
1
O
V
ER
VI
E
W
2
S
YST
EM
 
CONF
IGURA
T
ION
3
S
P
E
C
IF
ICA
T
IONS
4
P
R
O
C
EDURES
 AND 
S
E
T
T
INGS
 B
E
F
O
RE
 
OP
E
R
A
T
ION
5
F
UNCT
IONS
6
UT
IL
IT
Y
 P
A
CK
A
G
E
 (
G
X
 
C
onfi
gurato
r-C
T
)
7
P
R
OGRA
M
MING
8
TR
O
U
BL
ESHO
O
T
IN
G
5.6
Response Delay Time
In the QD64D2, a response delays due to the cause indicated in (a) and (b) below.
(a) Scan time of the sequence program
It affects the delay of I/O signal. 
Use the direct access input (DX) or the direct access output (DY) to minimize the 
delay.
(b) Control cycle (1ms) of the QD64D2
Up to 2ms (1 control cycle   2) of delay occurs until the QD64D2 reads out the 
output signal and buffer memory updated by the sequence program and 
completes processing.  
Update timing of the I/O signal and buffer memory varies within the range of a 
control cycle.
For example, the following is the maximum delay time until the QD64D2 executes the latch 
counter function and updates the latch count value after the latch counter execution 
command (Y07) is turned ON by the sequence program.
Maximum delay time [ms] = [Time of (a)] + [Maximum time of (b)]
= Sequence program scan time + 2 [ms]