Texas Instruments TMS320DM355 Manual Do Utilizador

Página de 155
www.ti.com
PRODUCT PREVIEW
5.6 General-Purpose Input/Output (GPIO)
5.6.1
GPIO Peripheral Input/Output Electrical Data/Timing
TMS320DM355
Digital Media System-on-Chip (DMSoC)
SPRS463A – SEPTEMBER 2007 – REVISED SEPTEMBER 2007
The GPIO peripheral provides general-purpose pins that can be configured as either inputs or outputs.
When configured as an output, a write to an internal register can control the state driven on the output pin.
When configured as an input, the state of the input is detectable by reading the state of an internal
register. In addition, the GPIO peripheral can produce CPU interrupts and EDMA events in different
interrupt/event generation modes. The GPIO peripheral provides generic connections to external devices.
The GPIO pins are grouped into banks of 16 pins per bank (i.e., bank 0 consists of GPIO [0:15]). There
are a total of 7 GPIO banks in the , because the has 104 GPIOs.
The GPIO peripheral supports the following:
Up to 104 3.3v GPIO pins, GPIO[103:0]
Interrupts:
Up to 10 unique GPIO[9:0] interrupts from Bank 0
Up to 7 GPIO (bank aggregated) interrupt signals, one from each of the 7 banks of GPIOs
Interrupts can be triggered by rising and/or falling edge, specified for each interrupt capable GPIO
signal
DMA events:
Up to 10 unique GPIO DMA events from Bank 0
Up to 7 GPIO (bank aggregated) DMA event signals, one from each of the 7 banks of GPIOs
Set/clear functionality: Firmware writes 1 to corresponding bit position(s) to set or to clear GPIO
signal(s). This allows multiple firmware processes to toggle GPIO output signals without critical section
protection (disable interrupts, program GPIO, re-enable interrupts, to prevent context switching to
anther process during GPIO programming).
Separate Input/Output registers
Output register in addition to set/clear so that, if preferred by firmware, some GPIO output signals can
be toggled by direct write to the output register(s).
Output register, when read, reflects output drive status. This, in addition to the input register reflecting
pin status and open-drain I/O cell, allows wired logic be implemented.
For more detailed information on GPIOs, see the Documentation Support section for the General-Purpose
Input/Output (GPIO) Reference Guide.
Table 5-10. Timing Requirements for GPIO Inputs (see
DM355
NO.
UNIT
MIN
MAX
1
t
w(GPIH)
Pulse duration, GPIx high
52
ns
2
t
w(GPIL)
Pulse duration, GPIx low
52
ns
Table 5-11. Switching Characteristics Over Recommended Operating Conditions for GPIO Outputs
(see
)
DM355
NO.
PARAMETER
UNIT
MIN
MAX
3
t
w(GPOH)
Pulse duration, GPOx high
26
(1)
ns
4
t
w(GPOL)
Pulse duration, GPOx low
26
(1)
ns
(1)
This parameter value should not be used as a maximum performance specification. Actual performance of back-to-back accesses of the
GPIO is dependent upon internal bus activity.
Peripheral Information and Electrical Specifications
104