Renesas R5S72622 Manual Do Utilizador

Página de 2152
 
Section 11   Multi-Function Timer Pulse Unit 2 
 
R01UH0134EJ0400  Rev. 4.00  
 
Page 443 of 2108 
Sep 24, 2014 
 
 
 
SH7262 Group, SH7264 Group 
Table 11.6  TPSC0 to TPSC2 (Channel 0) 
 
Channel 
Bit 2 
TPSC2 
Bit 1 
TPSC1 
Bit 0 
TPSC0 
 
Description 
0 0 0 0 Internal 
clock: 
counts 
on 
P
/1 
 
 
 
Internal clock: counts on P
/4 
 
 
Internal clock: counts on P
/16 
 
 
 
Internal clock: counts on P
/64 
 
External clock: counts on TCLKA pin input 
 
 
 
External clock: counts on TCLKB pin input 
 
 
External clock: counts on TCLKC pin input 
 
 
 
External clock: counts on TCLKD pin input 
 
Table 11.7  TPSC0 to TPSC2 (Channel 1) 
 
Channel 
Bit 2 
TPSC2 
Bit 1 
TPSC1 
Bit 0 
TPSC0 
 
Description 
1 0 0 0 Internal 
clock: 
counts 
on 
P
/1 
 
 
 
Internal clock: counts on P
/4 
 
 
Internal clock: counts on P
/16 
 
 
 
Internal clock: counts on P
/64 
 
External clock: counts on TCLKA pin input 
 
 
 
External clock: counts on TCLKB pin input 
 
 
Internal clock: counts on P
/256 
   1 
Counts 
on 
TCNT_2 
overflow/underflow 
Note:  This setting is ignored when channel 1 is in phase counting mode.