Microchip Technology MCP1630DM-DDBS1 Ficha De Dados

Página de 176
PIC12F683
DS41211D-page 14
©
 2007 Microchip Technology Inc.
2.2.2.4
PIE1 Register
The PIE1 register contains the interrupt enable bits, as
shown in Register 2-4.
             
Note:
Bit PEIE of the INTCON register must be
set to enable any peripheral interrupt.
REGISTER 2-4:
PIE1: PERIPHERAL INTERRUPT ENABLE REGISTER 1
R/W-0
R/W-0
R/W-0
U-0
R/W-0
R/W-0
R/W-0
R/W-0
EEIE
ADIE
CCP1IE
CMIE
OSFIE
TMR2IE
TMR1IE
bit 7
bit 0
Legend:
R = Readable bit
W = Writable bit
U = Unimplemented bit, read as ‘0’
-n = Value at POR
‘1’ = Bit is set
‘0’ = Bit is cleared
x = Bit is unknown
bit 7
EEIE: EE Write Complete Interrupt Enable bit
1
 = Enables the EE write complete interrupt
0
 = Disables the EE write complete interrupt
bit 6
ADIE: A/D Converter (ADC) Interrupt Enable bit
1
 = Enables the ADC interrupt
0
 = Disables the ADC interrupt
bit 5
CCP1IE: CCP1 Interrupt Enable bit
1
 = Enables the CCP1 interrupt
0
 = Disables the CCP1 interrupt
bit 4
Unimplemented: Read as ‘
0
bit 3
CMIE: Comparator Interrupt Enable bit
1
 = Enables the Comparator 1 interrupt
0
 = Disables the Comparator 1 interrupt 
bit 2
OSFIE: Oscillator Fail Interrupt Enable bit
1
 = Enables the oscillator fail interrupt
0
 = Disables the oscillator fail interrupt 
bit 1
TMR2IE: Timer2 to PR2 Match Interrupt Enable bit
1
 = Enables the Timer2 to PR2 match interrupt
0
 = Disables the Timer2 to PR2 match interrupt
bit 0
TMR1IE: Timer1 Overflow Interrupt Enable bit
1
 = Enables the Timer1 overflow interrupt
0
 = Disables the Timer1 overflow interrupt