Справочник Пользователя для AMD LX 900@1.5W

Скачать
Страница из 680
112
AMD Geode™ LX Processors Data Book 
CPU Core Register Descriptions
33234H
5.5.2.4
SYSENTER/SYSEXIT Code Segment Selector MSR (SYS_CS_MSR)
SYS_CS_MSR is used by the SYSENTER instruction (fast system call) as the selector of the most privileged code seg-
ment. SYS_CS plus 8 is used by SYSENTER as the selector of the most privileged stack segment. SYS_CS plus 16 is
used by SYSEXIT as the selector of the least privileged code segment. SYS_CS plus 24 is used by SYSEXIT as the selec-
tor of the least privileged stack segment.
MSR Address
00000174h 
Type
R/W
Reset Value
00000000_C09B0000h
SYS_CS_MSR Register Map
63 62 61 60 59 58 57 56 55 54 53 52 51 50 49 48 47 46 45 44 43 42 41 40 39 38 37 36 35 34 33 32
RSVD
31 30 29 28 27 26 25 24 23 22 21 20 19 18 17 16 15 14 13 12 11 10
9
8
7
6
5
4
3
2
1
0
G
D
RSVD
P
DPL
S
X
C
R
A
CS_SEL
TI
RPL
SYS_CS_MSR Bit Descriptions
Bit
Name
Description
63:32
RSVD
Reserved. 
31
G (RO)
Granularity (Read Only). Code segment limit granularity is 4 KB. (Default = 1)
30
D (RO)
Default (Read Only). Code segment default size is 32 bits. (Default = 1)
29:24
RSVD (RO)
Reserved (Read Only). 
23
P (RO)
Present (Read Only). Code segment descriptor is present. (Default = 1)
22:21
DPL (RO)
Descriptor Privilege Level (Read Only). Code segment descriptor privilege level. 
(Default = 11)
20
S (RO)
Segment (Read Only). Code segment is not a system segment. (Default = 1)
19
X (RO)
Executable (Read Only). Code segment is executable. (Default = 1)
18
C (RO)
Conforming (Read Only). Code segment is conforming. (Default = 0)
17
R (RO)
Readable (Read Only). Code segment is readable. (Default = 1)
16
A (RO)
Accessed (Read Only). Code segment was accessed. (Default = 1)
15:3
CS_SEL
Code Segment Selector. (Default = 0)
2
TI
Descriptor Table Indicator. (Default = 0)
1:0
RPL (RO)
Requestor Privilege Level (Read Only). (Default = 0)