Справочник Пользователя для AMD LX 800@0.9W

Скачать
Страница из 680
502
AMD Geode™ LX Processors Data Book 
Video Input Port Register Descriptions
33234H
6.10.2.18 VIP Task B VBI Odd Base/VBI Start (VIP_TASK_B_VBI_ODD_BASE_VBI_START)
6.10.2.19 VIP Task B Data Pitch/Vertical Start Even (VIP_TASK_B_DATA_PITCH_VERT_START_EVEN)
11:0
VBI_END
VBI End. This register is redefined in BT.601 mode. In BT.601 type input modes, timing 
is derived from the external HSYNC and VSYNC inputs. This value specifies what line 
the VBI data ends in each field/frame. The end of VBI data is reached when the number 
of lines from the falling edge of VSYNC equals this value. See Figure 6-48 "BT.601 Mode 
Vertical Timing" on page 473 
for additional detail.
VIP Memory Offset 44h
Type
R/W
Reset Value
00000000h
VIP_TASK_B_VBI_EVEN_BASE_VBI_END Bit Descriptions (Continued)
Bit
Name
Description
VIP_TASK_B_VBI_ODD_BASE_VBI_START Register Map
31 30 29 28 27 26 25 24 23 22 21 20 19 18 17 16 15 14 13 12 11 10
9
8
7
6
5
4
3
2
1
0
TASK_B_VBI_DATA_ODD_BASE_VBI_START (for 601 type modes)
VIP_TASK_B_VBI_ODD_BASE_VBI_START BIt Descriptions
Bit
Name
Description
31:0
TASK_B_VBI_
DATA_ODD_
BASE
Task B VBI Odd Base Address. This register specifies the base address in graphics 
memory where VBI data for odd fields is stored. Changes to this register take effect at 
the beginning of the next field. This value must be 32-byte aligned. (Bits [4:0] are 
required to be 00000.)
Note:
This register is double buffered. When a new value is written to this register, the
new value is placed in a special pending register, and the Base Register Not
Updated bit (VIP Memory Offset 08h[16]) is set to 1. The VBI Odd Base Address
register is not updated at this point. When the first data of the next field is cap-
tured, the pending values of all base registers are written to the appropriate base
registers, and the VBI Base Register Not Updated bit is cleared.
11:0
VBI_START 
VBI Start. This register is redefined in BT.601 mode. In BT.601 type input modes, timing 
is derived from the external HSYNC and VSYNC inputs. This value specifies what line 
the VBI data starts in each field/frame. The start of VBI data begins when the number of 
lines from the leading edge of VSYNC equals this value. See Figure 6-48 "BT.601 Mode 
Vertical Timing" on page 473 
for additional detail.
VIP Memory Offset 48h
Type
R/W
Reset Value
00000000h
VIP_TASK_B_DATA_PITCH_VERT_START_EVEN Register Map
31 30 29 28 27 26 25 24 23 22 21 20 19 18 17 16 15 14 13 12 11 10
9
8
7
6
5
4
3
2
1
0
RSVD
VERTICAL_END_EVEN
TASK_B_DATA_PITCH_VERT_START_EVEN
VIP_TASK_B_DATA_PITCH_VERT_START_EVEN BIT Descriptions
Bit
Name
Description
31:28
RSVD
Reserved.