Справочник Пользователя для IBM uPD78082(A)

Скачать
Страница из 274
220
CHAPTER 16   INSTRUCTION SET
Clock
Flag
Note 1
Note 2
Z AC CY
A, #byte
2
4
A, CY 
 A – byte
× × ×
saddr, #byte
3
6
8
(saddr), CY 
 (saddr) – byte
× × ×
A, r
Note 3
2
4
A, CY 
 A – r
× × ×
r, A
2
4
r, CY 
 r – A
× × ×
A, saddr
2
4
5
A, CY 
 A – (saddr)
× × ×
A, !addr16
3
8
9
A, CY 
 A – (addr16)
× × ×
A, [HL]
1
4
5
A, CY 
 A – (HL)
× × ×
A, [HL + byte]
2
8
9
A, CY 
 A – (HL + byte)
× × ×
A, [HL + B]
2
8
9
A, CY 
 A – (HL + B)
× × ×
A, [HL + C]
2
8
9
A, CY 
 A – (HL + C)
× × ×
A, #byte
2
4
A, CY 
 A – byte – CY
× × ×
saddr, #byte
3
6
8
(saddr), CY 
 (saddr) – byte – CY
× × ×
A, r
Note 3
2
4
A, CY 
 A – r – CY
× × ×
r, A
2
4
r, CY 
 r – A – CY
× × ×
A, saddr
2
4
5
A, CY 
 A – (saddr) – CY
× × ×
A, !addr16
3
8
9
A, CY 
 A – (addr16) – CY
× × ×
A, [HL]
1
4
5
A, CY 
 A – (HL) – CY
× × ×
A, [HL + byte]
2
8
9
A, CY 
 A – (HL + byte) – CY
× × ×
A, [HL + B]
2
8
9
A, CY 
 A – (HL + B) – CY
× × ×
A, [HL + C]
2
8
9
A, CY 
 A – (HL + C) – CY
× × ×
A, #byte
2
4
 A
byte
×
saddr, #byte
3
6
8
(saddr) 
 (saddr)
byte
×
A, r
Note 3
2
4
 A
r
×
r, A
2
4
 r
A
×
A, saddr
2
4
5
 A
(saddr)
×
A, !addr16
3
8
9
 A
(addr16)
×
A, [HL]
1
4
5
← 
A
(HL)
×
A, [HL + byte]
2
8
9
 A
(HL + byte)
×
A, [HL + B]
2
8
9
 A
(HL + B)
×
A, [HL + C]
2
8
9
 A
(HL + C)
×
Notes 1. When the internal high-speed RAM area is accessed or instruction with no data access
2. When an area except the internal high-speed RAM area is accessed
3. Except “r = A”
Remark
One instruction clock cycle is one cycle of the CPU clock (f
CPU
) selected by the PCC register.
Mnemonic
Operands
Byte
Operation
Instruction
Group
SUB
SUBC
AND
8-bit
operation