Техническая Спецификация для Microchip Technology MCP9800DM-DL2

Скачать
Страница из 98
PIC10F200/202/204/206
DS40001239E-page 70
 
 2004-2013 Microchip Technology Inc.
TABLE 12-3:
CALIBRATED INTERNAL RC FREQUENCIES – PIC10F200/202/204/206
FIGURE 12-3:
RESET, WATCHDOG TIMER AND DEVICE RESET TIMER TIMING – 
PIC10F200/202/204/206 
AC CHARACTERISTICS
Standard Operating Conditions (unless otherwise specified)
Operating Temperature 
-40
C  T
A
 
 +85C (industrial),
-40
C  T
A
 
 +125C (extended)
Operating Voltage V
DD
 range is described in
Param 
No.
Sym
Characteristic
Freq
Tolerance
Min
Typ†
Max
Units
Conditions
F10
F
OSC
Internal Calibrated 
INTOSC 
Frequency
(1,2)
1%
3.96
4.00
4.04
MHz V
DD
=3.5V @ 25
C
2%
3.92
4.00
4.08
MHz 2.5V 
V
DD
 
 5.5V
0
C  T
A
 
 +85C (industrial)
5%
3.80
4.00
4.20
MHz 2.0V 
V
DD
 
 5.5V
-40
C  T
A
 
 +85C (industrial)
-40
C  T
A
 
 +125C (extended)
* These parameters are characterized but not tested.
† Data in the Typical (“Typ”) column is at 5V, 25
C unless otherwise stated. These parameters are for design 
guidance only and are not tested.
Note 1: To ensure these oscillator frequency tolerances, V
DD
 and V
SS
 must be capacitively decoupled as close to 
the device as possible. 0.1
F and 0.01 F values in parallel are recommended.
2: Under stable VDD conditions
V
DD
MCLR
Internal
POR
DRT
Timeout
(2)
Internal
Reset
Watchdog
Timer
Reset
32
31
34
I/O pin
(1)
32
32
34
30
Note 1:
I/O pins must be taken out of High-Impedance mode by enabling the output drivers in software.
2:
Runs on POR only.