Техническая Спецификация для Microchip Technology MA330026

Скачать
Страница из 392
 2011-2014 Microchip Technology Inc.
DS70000652F-page 3
dsPIC33FJ16(GP/MC)101/102 AND dsPIC33FJ32(GP/MC)101/102/104
TABLE 2:
dsPIC33FJ32(GP/MC)101/102/104 DEVICE FEATURES  
Device
Pi
ns
Pr
og
ra
m
 Fl
a
s
h (
K
by
te
)
RAM (Kb
y
te
s
)
Remappable Peripherals
Mo
to
r C
o
n
tro
PW
M
P
W
M
 Fa
ul
ts
1
0
-B
it
, 1
.1
 M
s
p
s
 A
D
C
RT
CC
I
2
C™
Co
mp
arato
rs
CT
M
U
I/O Pi
ns
Pa
ckag
es
Rem
a
p
p
ab
le
 P
in
s
 
1
6
-b
it
 Tim
e
r
(
,
)
Inp
u
t C
a
pt
ur
e
Out
p
ut
 Com
p
a
re
U
ART
E
x
tern
al
 I
n
terru
p
ts
(
)
SP
I
dsPIC33FJ32GP101
18
32
2
8
5
3
2
1
3
1
1 ADC,
6-ch
Y
1
3
Y
13 PDIP, 
SOIC
20
32
2
8
5
3
2
1
3
1
1 ADC,
6-ch
Y
1
3
Y
15 SSOP
dsPIC33FJ32GP102
28
32
2
16
5
3
2
1
3
1
1 ADC,
8-ch
Y
1
3
Y
21 SPDIP,
SOIC,
SSOP,
QFN
36
32
2
16
5
3
2
1
3
1
1 ADC,
8-ch
Y
1
3
Y
21 VTLA
dsPIC33FJ32GP104
44
32
2
26
5
3
2
1
3
1
1 ADC,
14-ch
Y
1
3
Y
35 TQFP, 
QFN, 
VTLA
dsPIC33FJ32MC101
20
32
2
10
5
3
2
1
3
1
6-ch
1
1 ADC,
6-ch
Y
1
3
Y
15 PDIP,
SOIC,
SSOP
dsPIC33FJ32MC102
28
32
2
16
5
3
2
1
3
1
6-ch
2
1 ADC,
8-ch
Y
1
3
Y
21 SPDIP,
SOIC,
SSOP,
QFN
36
32
2
16
5
3
2
1
3
1
6-ch
2
1 ADC,
8-ch
Y
1
3
Y
21 VTLA
dsPIC33FJ32MC104
44
32
2
26
5
3
2
1
3
1
6-ch
2
1 ADC,
14-ch
Y
1
3
Y
35 TQFP, 
QFN, 
VTLA
Note
1:
Four out of five timers are remappable.
2:
Two pairs can be combined to have up to two 32-bit timers. 
3:
Two out of three interrupts are remappable.