Справочник Пользователя для Infineon 1024MB, 800MHz, DDR II, PC6400, CL6 HYS64T128000EU-2.5C2

Модели
HYS64T128000EU-2.5C2
Скачать
Страница из 41
HYS[64/72]T512020EU–[25F/2.5/3S]–A
Unbuffered DDR2 SDRAM Modules
 Internet Data Sheet
Rev. 1.0, 2008-06
33
06112008-YHWK-B105
30
t
RAS.MIN
 [ns]
2D
2D
31
Module Density per Rank
02
02
32
t
AS.MIN
 and 
t
CS.MIN
 [ns]
20
20
33
t
AH.MIN
 and 
t
CH.MIN
 [ns]
27
27
34
t
DS.MIN
 [ns]
10
10
35
t
DH.MIN
 [ns]
17
17
36
t
WR.MIN
 [ns]
3C
3C
37
t
WTR.MIN
 [ns]
1E
1E
38
t
RTP.MIN
 [ns]
1E
1E
39
Analysis Characteristics
00
00
40
t
RC
 and 
t
RFC
 Extension
00
00
41
t
RC.MIN
 [ns]
3C
3C
42
t
RFC.MIN
 [ns]
C3
C3
43
t
CK.MAX
 [ns]
80
80
44
t
DQSQ.MAX
 [ns]
18
18
45
t
QHS.MAX
 [ns]
22
22
46
PLL Relock Time
0F
0F
47
T
CASE.MAX
 Delta / 
Δ
T
4R4W
 Delta
50
50
48
Psi(T-A) DRAM
60
60
49
Δ
T
0
 (DT0)
4B
4B
50
Δ
T
2N
 (DT2N, UDIMM) or 
Δ
T
2Q 
 (DT2Q, RDIMM)
3B
3B
51
Δ
T
2P
 (DT2P)
43
43
52
Δ
T
3N
 (DT3N)
2B
2B
53
Δ
T
3P.fast
 (DT3P fast)
42
42
54
Δ
T
3P.slow
 (DT3P slow)
2F
2F
55
Δ
T
4R
 (DT4R) / 
Δ
T
4R4W 
 Sign (DT4R4W)
64
64
56
Δ
T
5B
 (DT5B)
35
35
57
Δ
T
7
 (DT7)
35
35
58
Psi(ca) PLL
00
00
59
Psi(ca) REG
00
00
60
Δ
T
PLL
 (DTPLL)
00
00
61
Δ
T
REG
 (DTREG) / Toggle Rate
00
00
62
SPD Revision
12
12
Product Type
HYS64T512020EU–3S–A
HYS72T512020EU–3S–A
Organization
4 GByte
4 GByte
×64
×72
2 Ranks (
×8)
2 Ranks (
×8)
Label Code
PC2–5300U–555
PC2–5300E–555
JEDEC SPD Revision
Rev. 1.2
Rev. 1.2
Byte#
Description
HEX
HEX