Справочник Пользователя для Motorola MC68HC908MR16

Скачать
Страница из 388
Advance Information
MC68HC908MR16/MC68HC908MR32 — Rev. 4.0
122
Clock Generator Module (CGM)
MOTOROLA
Clock Generator Module (CGM)
8.5.4  PLL Analog Power Pin (V
DDA
)
V
DDA
 is a power pin used by the analog portions of the PLL. Connect 
the V
DDA
 pin to the same voltage potential as the V
DD 
pin.
NOTE:
Route V
DDA
 carefully for maximum noise immunity and place bypass 
capacitors as close as possible to the package.
8.5.5  Oscillator Enable Signal (SIMOSCEN)
The SIMOSCEN signal comes from the system integration module (SIM) 
and enables the oscillator and PLL.
8.5.6  Crystal Output Frequency Signal (CGMXCLK)
CGMXCLK is the crystal oscillator output signal. It runs at the full speed 
of the crystal (f
XCLK
) and comes directly from the crystal oscillator circuit. 
 shows only the logical relation of CGMXCLK to OSC1 and 
OSC2 and may not represent the actual circuitry. The duty cycle of 
CGMXCLK is unknown and may depend on the crystal and other 
external factors. Also, the frequency and amplitude of CGMXCLK can be 
unstable at startup.
8.5.7  CGM Base Clock Output (CGMOUT)
CGMOUT is the clock output of the CGM. This signal goes to the SIM, 
which generates the MCU clocks. CGMOUT is a 50 percent duty cycle 
clock running at twice the bus frequency. CGMOUT is software 
programmable to be either the oscillator output, CGMXCLK, divided by 
two or the VCO clock, CGMVCLK, divided by two.
8.5.8  CGM CPU Interrupt (CGMINT)
CGMINT is the interrupt signal generated by the PLL lock detector.