Справочник Пользователя для Motorola MC68HC908MR16

Скачать
Страница из 388
Advance Information
MC68HC908MR16/MC68HC908MR32 — Rev. 4.0
252
Serial Peripheral Interface Module (SPI)
MOTOROLA
Serial Peripheral Interface Module (SPI)
register. In normal operation, SPRF signals the end of a transmission. 
Software clears SPRF by reading the SPI status and control register with 
SPRF set and then reading the SPI data register. Writing to the SPI data 
register clears the SPTE bit.
13.5.2  Slave Mode
The SPI operates in slave mode when the SPMSTR bit is clear. In slave 
mode the SPSCK pin is the input for the serial clock from the master 
MCU. Before a data transmission occurs, the SS pin of the slave SPI 
must be at logic 0. SS must remain low until the transmission is 
complete. See 
In a slave SPI module, data enters the shift register under the control of 
the serial clock from the master SPI module. After a byte enters the shift 
register of a slave SPI, it transfers to the receive data register, and the 
SPRF bit is set. To prevent an overflow condition, slave software then 
must read the receive data register before another full byte enters the 
shift register.
The maximum frequency of the SPSCK for an SPI configured as a slave 
is the bus clock speed (which is twice as fast as the fastest master 
SPSCK clock that can be generated). The frequency of the SPSCK for 
an SPI configured as a slave does not have to correspond to any SPI 
baud rate. The baud rate only controls the speed of the SPSCK 
generated by an SPI configured as a master. Therefore, the frequency 
of the SPSCK for an SPI configured as a slave can be any frequency 
less than or equal to the bus speed.
When the master SPI starts a transmission, the data in the slave shift 
register begins shifting out on the MISO pin. The slave can load its shift 
register with a new byte for the next transmission by writing to its transmit 
data register. The slave must write to its transmit data register at least 
one bus cycle before the master starts the next transmission. Otherwise, 
the byte already in the slave shift register shifts out on the MISO pin. 
Data written to the slave shift register during a transmission remains in 
a buffer until the end of the transmission.
When the clock phase bit (CPHA) is set, the first edge of SPSCK starts 
a transmission. When CPHA is clear, the falling edge of SS starts a 
transmission. See