Renesas H8S/2111B 用户手册

下载
页码 582
Rev. 1.00, 05/04, page 476 of 544 
 
20.9 Subactive 
Mode 
The CPU makes a transition to subactive mode when the SLEEP instruction is executed in high-
speed mode with the SSBY bit in SBYCR set to 1, the DTON bit and LSON bit in LPWRCR set 
to 1, and the PSS bit in TCSR (WDT_1) set to 1. When an interrupt occurs in watch mode, and if 
the LSON bit in LPWRCR is 1, a direct transition is made to subactive mode. Similarly, if an 
interrupt occurs in subsleep mode, a transition is made to subactive mode. 
In subactive mode, the CPU operates at a low speed based on the subclock and sequentially 
executes programs. Peripheral modules other than TMR_0, TMR_1, WDT_0, and WDT_1 are 
also stopped. 
When operating the CPU in subactive mode, the SCK2 to SCK0 bits in SBYCR must be cleared to 
0. 
Subactive mode is exited by the SLEEP instruction, 
RES pin input, or STBY pin input. 
When the SLEEP instruction is executed with the SSBY bit in SBYCR set to 1, the DTON bit in 
LPWRCR cleared to 0, and the PSS bit in TCSR (WDT_1) set to 1, the CPU exits subactive mode 
and a transition is made to watch mode. When the SLEEP instruction is executed with the SSBY 
bit in SBYCR cleared to 0, the LSON bit in LPWRCR set to 1, and the PSS bit in TCSR (WDT_1) 
set to 1, a transition is made to subsleep mode. When the SLEEP instruction is executed with the 
SSBY bit in SBYCR set to 1, the DTON bit and LSON bit in LPWRCR set to 10, and the PSS bit 
in TCSR (WDT_1) set to 1, a direct transition is made to high-speed mode. 
For details of direct transitions, see section 20.11, Direct Transitions. 
When the 
RES pin is driven low, system clock oscillation starts.  Simultaneously with the start of 
system clock oscillation, the system clock is supplied to the entire LSI. Note that the 
RES pin must 
be held low until the clock oscillation is stabilized. If the 
RES pin is driven high after the clock 
oscillation stabilization time has passed, the CPU begins reset exception handling. 
If the 
STBY pin is driven low, the LSI enters hardware standby mode.