Renesas SH7781 用户手册

下载
页码 1692
22.   Serial I/O with FIFO (SIOF) 
Rev.1.00  Jan. 10, 2008  Page 1135 of 1658 
REJ09B0261-0100 
 
The number of channels in control data is specified by the CD0E and CD1E bits in SICDAR. 
Table 22.10 shows the relationship between the number of channels in control data and bit 
settings. 
Table 22.10  Number of Channels in Control Data 
Bit 
Number of Channels 
CD0E 
CD1E 
1 1 
2 1 
Note:  To use only one channel in control data, use channel 0. 
 
22.4.5
 
Control Data Interface 
Control data performs control command output to the CODEC and status input from the CODEC. 
The SIOF supports the following two control data interface methods. 
•  Control by slot position 
•  Control by secondary FS 
 
Control data is valid when data length is specified as 16 bits. 
(1)
  Control by Slot Position (Master Mode 1 and Slave Mode 1) 
Control data is transferred for all frames transmitted or received by the SIOF by specifying the slot 
position of control data. This method can be used in both SIOF master and slave modes. Figure 
22.7 shows an example of the control data interface timing by slot position control. 
SIOF_SCK
SIOF_RXD
SIOF_TXD
SIOF_SYNC
1 frame
L-channel 
data
R-channel 
data
Control 
channel 0
Control 
channel 0
Slot No.0
Slot No.1
Slot No.2
Slot No.3
TRMD[1:0] = 00 or 10,
Specifications:
TDLE = 1,
RDLE = 1,
CD0E = 1,
REDG = 0
TDLA[3:0] = 0000,
RDLA[3:0] = 0000,
CD0A[3:0] = 0001,
FL[3:0] = 1110 (Frame length: 128 bits),
TDRE = 1,
RDRE = 1,
CD1E = 1,
TDRA[3:0] = 0010,
RDRA[3:0] = 0010,
CD1A[3:0] = 0011
 
Figure 22.7   Control Data Interface (Slot Position)