Motorola MVME2300 Series 用户手册

下载
页码 282
IN-7
I
N
D
E
X
PCI Slave Address (0,1,2 and 3) 
PCI Slave Attribute/ Offset (0,1,2 and 3)
Prescaler Adjust 
Processor Init register (RavenMPIC)
Raven-Detected Errors Destination reg-
ister (Raven MPIC) 
Raven-Detected Errors Vector/Priority
register (Raven MPIC) 
Revision ID 
Revision ID/ Class Code 
Spurious Vector register (Raven MPIC)
Timer Base Count registers (Raven
MPIC
Timer Current Count registers (Raven
MPIC
Timer Destination registers (Raven
MPIC
Timer Frequency register (Raven MPIC)
Timer Vector/Priority registers (Raven
MPIC
Vendor ID/Device ID 
Vendor Identification register (Raven-
MPIC
registers, writing to (Falcon chip set) 
related documentation 
related specifications 
reset sources on MVME2300 boards 
devices affected 
reset state (Raven MPIC
revision ID (Falcon chip set) 
Revision ID register (Raven ASIC) 
Revision ID/Class Code registers (Raven
ASIC) 
Revision ID/General Control register (Falcon
chip set) 
ROM 
ROM/Flash
initialization 
interface (Falcon chip set) 
programming 
ROM/FLASH bank default mapping 
ROM/Flash Block A
Base Address control bits (Falcon chip
set) 
Base/Size register (Falcon chip set) 
size encoding (Falcon chip set) 
Width control bit (Falcon chip set) 
ROM/Flash Block B
Base Address control bits (Falcon chip
set) 
Base/Size register (Falcon chipset) 
size encoding (Falcon chip set) 
Width control bit (Falcon chip set) 
S
scrub counter (Falcon chip set) 
Scrub Write Enable control bit (Falcon chip
set) 
Scrub/Refresh register (Falcon chip set) 
SCSA bus 
Semaphore Register 1 
Semaphore Register 2 
signal routing, P2 connector 
single word, definition of 
single-bit error counter (Falcon chip set) 
single-bit errors (Falcon chip set) 
ordered by syndrome code 
sizing addresses 
sizing DRAM 
soft resets 
software considerations (Falcon chip set)
software-readable jumpers 
sources of reset 
specifications, relate
spread I/O addressing (Raven PCI Bridge
ASIC) 
Spurious Vector register (Raven MPIC
SRAM base address (Falcon chip set)