Samsung M395T5160QZ4 M395T5160QZ4-CF760 用户手册

产品代码
M395T5160QZ4-CF760
下载
页码 42
Rev. 1.4 May 2009
FBDIMM 
DDR2 SDRAM
 17 of 42
5.2 2GB, 256Mx72 Module - M395T5663QZ4
                                                    (populated as 2 ranks of x8 DDR2 SDRAMs)
S1
DQS0
DQS0
DQS9
DM/
RDQS
NU/
RDQS
CS DQS DQS
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
D0
DQS4
DQS4
DQS13
DM/
RDQS
NU/
RDQS
CS DQS DQS
DQ32
DQ33
DQ34
DQ35
DQ36
DQ37
DQ38
DQ39
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
D4
DQS1
DQS1
DQS10
DM/
RDQS
NU/
RDQS
CS DQS DQS
DQ8
DQ9
DQ10
DQ11
DQ12
DQ13
DQ14
DQ15
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
D1
DQS5
DQS5
DQS14
DM/
RDQS
NU/
RDQS
CS DQS DQS
DQ40
DQ41
DQ42
DQ43
DQ44
DQ45
DQ46
DQ47
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
D5
DQS2
DQS2
DQS11
DM/
RDQS
NU/
RDQS
CS DQS DQS
DQ16
DQ17
DQ18
DQ19
DQ20
DQ21
DQ22
DQ23
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
D2
DQS6
DQS6
DQS15
DM/
RDQS
NU/
RDQS
CS DQS DQS
DQ48
DQ49
DQ50
DQ51
DQ52
DQ53
DQ54
DQ55
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
D6
DQS3
DQS3
DQS12
DM/
RDQS
NU/
RDQS
CS DQS DQS
DQ24
DQ25
DQ26
DQ27
DQ28
DQ29
DQ30
DQ31
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
D3
DQS7
DQS7
DQS16
DM/
RDQS
NU/
RDQS
CS DQS DQS
DQ56
DQ57
DQ58
DQ59
DQ60
DQ61
DQ62
DQ63
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
D7
DQS8
DQS8
DQS17
DM/
RDQS
NU/
RDQS
CS DQS DQS
CB0
CB1
CB2
CB3
CB4
CB5
CB6
CB7
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
D8
DM/
RDQS
NU/
RDQS
CS DQS DQS
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
D9
DM/
RDQS
NU/
RDQS
CS DQS DQS
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
D10
DM/
RDQS
NU/
RDQS
CS DQS DQS
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
D11
DM/
RDQS
NU/
RDQS
CS DQS DQS
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
D12
DM/
RDQS
NU/
RDQS
CS DQS DQS
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
D13
DM/
RDQS
NU/
RDQS
CS DQS DQS
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
D14
DM/
RDQS
NU/
RDQS
CS DQS DQS
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
D15
DM/
RDQS
NU/
RDQS
CS DQS DQS
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
D16
DM/
RDQS
NU/
RDQS
CS DQS DQS
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
D17
S0
A
M
B
PN0-PN13
PN0-PN13
PS0-PS9
PS0-PS9
DQ0-DQ63
CB0-CB7
DQS0-DQS17
DQS0-DQS8
SCL
SDA
SA1-SA2
RESET
SCK/SCK
SN0-SN13
SN0-SN13
SS0-SS9
SS0-SS9
S0->CS(D0-D8)
CKE0->CKE(D0-D8)
ODT->ODT(all SDRAMs)
BA0-BA2(all SDRAMs)
A0-A15(all SDRAMs)
RAS(all SDRAMs)
CAS(all SDRAMs)
WE(all SDRAMs)
CK/CK(all SDRAMs)
Note :
1.DQ-to I/O wiring may be changed within a byte.
2.There are two physical copies of each address/command/control/clock
All address/command/control/clock
V
TT
S1->CS(D9-D17)
CKE1->CKE(D9-D17)
V
SS
V
CC
V
REF
V
TT
V
DDSPD
V
DD
D0-D17,SPD,AMB
AMB
D0-D17
Terminators
SPD, AMB
D0-D17, AMB
A0
Serial PD
A1 A2
SA0 SA1 SA2
SCL
SDA
WP
SA0