Texas Instruments LM3423 Evaluation Board LM3423BBLSCSEV/NOPB LM3423BBLSCSEV/NOPB 数据表

产品代码
LM3423BBLSCSEV/NOPB
下载
页码 67
TMR
C
=
11.5
FLT
t
x
P
A
V
1.24
R
SNS
Q6
10V
10 k
:
LM3421/23
DDRV
V
CC
100 pF
Q2
100 
k
:
V
O
DPOL
R
SNS
LM3421/23
DDRV
100 nF
100 
k
:
Q2
10V
SNVS574E – JULY 2008 – REVISED MAY 2013
Figure 31. Buck Level-Shifted PWM Circuit
Figure 32. Boost Level-Shifted PWM Circuit
LM3423 ONLY: DPOL, FLT, TIMR, and LRDY
The LM3423 has four additional pins: DPOL, FLT, TIMR, and LRDY. The DPOL pin is simply used to invert the
DDRV polarity . If DPOL is left open, then it is internally pulled high and the polarity is correct for driving a series
N-channel dimFET. If DPOL is pulled low then the polarity is correct for using a series P-channel dimFET in high-
side dimming applications. For a parallel P-channel dimFET, as used in the buck topology, leave DPOL open for
proper polarity.
Among the LM3423's other additional pins are TIMR and FLT which can be used in conjunction with an input
disconnect MosFET switch as shown in
to protect the module from various fault conditions.
A fault is detected and an 11.5 µA (typical) current is sourced from the TIMR pin whenever any of the following
conditions exist:
1. LED current is above regulation by more than 30%.
2. OVLO has engaged.
3. Thermal shutdown has engaged.
An external capacitor (C
TMR
) from TIMR to AGND programs the fault filter time as follows:
(33)
When the voltage on the TIMR pin reaches 1.24V, the device is latched off and the N-channel MosFET open
drain FLT pin transitions to a high impedance state. The TIMR pin will be immediately pulled to ground (reset) if
the fault condition is removed at any point during the filter period. Otherwise, if the timer expires, the fault will
remain latched until one of three things occurs:
Copyright © 2008–2013, Texas Instruments Incorporated
23
Product Folder Links: