Texas Instruments Development Kit for TM4C129x,Tiva™ ARM® Cortex™ -M4 Microcontroller DK-TM4C129X DK-TM4C129X 数据表

产品代码
DK-TM4C129X
下载
页码 2182
Register 17: DES Interrupt Enable (DES_IRQENABLE), offset 0x040
This register contains an enable bit for each unique interrupt generated by the module. It matches
the layout of DES_IRQSTATUS register. An interrupt is enabled when the bit in this register is set
to 1.
DES Interrupt Enable (DES_IRQENABLE)
Base 0x4403.8000
Offset 0x040
Type RW, reset 0x0000.0000
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
reserved
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
Type
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
Reset
0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
M_CONTEX_IN
M_DATA_IN
M_DATA_OUT
reserved
RW
RW
RW
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
Type
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
Reset
Description
Reset
Type
Name
Bit/Field
Software should not rely on the value of a reserved bit. To provide
compatibility with future products, the value of a reserved bit should be
preserved across a read-modify-write operation.
0x0000.0000
RO
reserved
31:3
If this bit is set to 1 the data output interrupt is enabled.
0
RW
M_DATA_OUT
2
If this bit is set to 1 the data input interrupt is enabled.
0
RW
M_DATA_IN
1
If this bit is set to 1 the context interrupt is enabled.
0
RW
M_CONTEX_IN
0
1061
December 13, 2013
Texas Instruments-Advance Information
Tiva
TM4C129XNCZAD Microcontroller