Texas Instruments 5Vout, 7W, IEEE 802.3-2005 Compliant, PD Controller, PS Controller EVM for TPS23753AEVM-001 TPS23753AE TPS23753AEVM-001 数据表

产品代码
TPS23753AEVM-001
下载
页码 30
(
)
1
2
_
2
+
=
-
APD
APD
ADPTR
OFF
APDEN
APDH
APD
R
R
V
V
V
R
x
(
)
(
)
BLNK
BLNK
R
k
t
ns
Ω =
TPS23753A
www.ti.com
SLVS933B – JULY 2009 – REVISED JANUARY 2010
(2)
The CLS output is disabled when a voltage above V
APDEN
is applied to the APD pin.
Place the APD pull-down resistor adjacent to the APD pin.
APD should be tied to RTN when not used.
BLNK
Blanking provides an interval between the gate drive going high and the current comparator on CS actively
monitoring the input. This delay allows the normal turn-on current transient (spike) to subside before the
comparator is active, preventing undesired short duty cycles and premature current limiting.
Connect BLNK to RTN to obtain the internally set blanking period. Connect a resistor from BLNK to RTN for a
programmable blanking period. The relationship between the desired blanking period and the programming
resistor is defined by the following equation.
(3)
Place the resistor adjacent to the BLNK pin when it is used.
CLS
Connect a resistor from CLS to V
SS
to program the classification current per IEEE 802.3-at. The PD power
ranges and corresponding resistor values are listed in
The power assigned should correspond to the
maximum average power drawn by the PD during operation. The TPS23753A supports class 0 – 3 power levels.
CS
The current sense input for the dc/dc converter should be connected to the high side of the switching MOSFET’s
current sense resistor. The current-limit threshold, V
CSMAX
, defines the voltage on CS above which the GATE ON
time are terminated regardless of the voltage on CTL.
The TPS23753A provides internal slope compensation to stabilize the current mode control loop. If the provided
slope is not sufficient, the effective slope may be increased by addition of R
S
per
Routing between the current-sense resistor and the CS pin should be short to minimize cross-talk from noisy
traces such as the gate drive signal.
CTL
CTL is the voltage control loop input to the PWM (pulse width modulator). Pulling V
CTL
below V
ZDC
causes GATE
to stop switching. Increasing V
CTL
above V
ZDC
raises the switching MOSFET programmed peak current. The
maximum (peak) current is requested at approximately V
ZDC
+ (2 × V
CSMAX
). The ac gain from CTL to the PWM
comparator is 0.5.
Use V
B
as a pull up source for CTL.
DEN
Connect a 24.9 k
Ω
resistor from DEN to V
DD
to provide the PoE detection signature. DEN goes to a high
impedance state when not in the detection voltage range. Pulling DEN to V
SS
during powered operation causes
the internal hotswap MOSFET and class regulator to turn off.
Copyright © 2009–2010, Texas Instruments Incorporated
7