Intel E3815 FH8065301567411 Data Sheet

Product codes
FH8065301567411
Page of 5308
 
Intel
®
 Atom™ Processor E3800 Product Family
Datasheet
2791
20.6.106 OSD3BDLPUBA—Offset 17Ch
Output Stream Descriptor 3 Buffer Descriptor List Pointer Upper Base Address
Access Method
Default: 00000000h
20.6.107 WLCLKA—Offset 2030h
Wall Clock Alias
Access Method
Default: 00000000h
Type: 
Memory Mapped I/O Register
(Size: 32 bits)
AZLBAR Type: 
PCI Configuration Register (Size: 32 bits)
AZLBAR Reference: 
[B:0, D:27, F:0] + 10h
31
28
24
20
16
12
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
BUFFER_DE
SCRIP
TO
R
_LIST_UPPER_BA
SE
_
A
DDRE
S
S
Bit 
Range
Default & 
Access
Description
31:0
0h
RW
BUFFER_DESCRIPTOR_LIST_UPPER_BASE_ADDRESS: 
Upper 32 bit address of the 
Buffer Descriptor List. This value should only be modified when the RUN bit is 0 or the 
DMA transfer may be corrupted.
Type: 
Memory Mapped I/O Register
(Size: 32 bits)
WLCLKA: 
AZLBAR Type: 
PCI Configuration Register (Size: 32 bits)
AZLBAR Reference: 
[B:0, D:27, F:0] + 10h