Epson S1D13708 Benutzerhandbuch

Seite von 574
Page 192
Epson Research and Development
Vancouver Design Center
S1D13708
Hardware Functional Specification
X39A-A-001-02
Issue Date: 02/03/07
The following shows an example of a “memory write” with Mode 68, Big Endian.
Figure 15-3 Sample timing of “memory write” with Mode 68, Big Endian
1. write register address of Memory Access Pointer 0 (REG[C0h]) (command write).
2. write memory address[7:0] to the low byte and memory address[15:8] to the high byte 
(data write). This places data into RegC0 and RegC1, which form bits [7:0] and [15:8] 
of memory address respectfully.
3. write register address of Memory Access Pointer 2 (REG[C2h] bit 0) (command 
write). 
4. write memory access pointer (REG[c2h] bit 0) (data write). This forms bit 16 of mem-
ory address.
5. write register number of Memory Access Start register (REG[C4h] (command write).
Note
No “data write” is required after a command write to the Memory Access Start register 
(REG[C4h]). This step configures the S1D13708 for burst memory access beginning 
with the next data write.
A0
CS#
EBL
R/W#
EBU
D[7:0]
D[15:8]
REG[C0h]
Data Write
word access
Command
Data Write
byte access
even number
memory data
Data Write
Data Write
Data Write
Data Write
Data Write
word access
byte access
byte access
memory data memory data
memory data
Address +1
word access
byte access
memory data
even address
even address odd address
even address
even address
Write
Command
Write
Command
Write
REG[C4h]
REG[C2h]
even number
(byte)
Address +1
(byte)
Address +2
(word)
Address +2
(word)
1
2
3
4
5
6
6
6
6
6
STEP