Texas Instruments THS5671A Evaluation Module THS5671EVM THS5671EVM Datenbogen

Produktcode
THS5671EVM
Seite von 40
Digital Input Configurations
3.4
Digital Input Configurations
Various options are available to configure the analog inputs. This section describes these options, along
with the jumper settings required.
The two alternatives for the analog inputs are given in the following table.
Table 3-3. Digital Input Options
Connector Reference
and Type
Analog Input Option
IDC
Option 1
Apply input data/clock from DSP to J1
J1
2
×
17 plug
Control signals from DSP to J3
J3
1
×
12 plug
Option 2
Apply input data/clock from pattern generator via an adapter board to J1
J1
2
×
17 plug
For control signals connect J1
1 to J1
2; connect +3.3 V to J3
3 and J2
5
J3
1
×
12 plug
(W1 open)
The user selects one of the above configurations based on the test equipment available. These are
discussed below.
3.4.1 Apply DSP Signals to THS56X1A CommsDAC
If you intend to implement a sine wave signal, as shown in the program in List 1, you will need to store
values in a look-up table in the DSP onboard memory. The DSP sequentially outputs the data from the
memory via the data bus to the commsDAC, where it is converted into an analog waveform.
DSP 16-bit wide data bus lines are provided via connector J1. Section 3.9 Connects Pin and Function
Assignments
, gives the pin assignments for J1. The THS56X1 EVM to C542 DSKplus interface is shown
in
3.4.2 Apply Pattern Generator Signals to THS56X1A CommsDAC
Digital inputs can also be taken directly from a pattern generator, via an adapter board, to connectors J1.
In this configuration the user should jumper J3 pin 1 to pin 2 and connect +5 V to J3 pin 3 and pin 5 or
simply install W1.
27
SLAU032C
February 2001
Revised April 2011
User Configurations
Copyright
©
2001
2011, Texas Instruments Incorporated