Texas Instruments TPS61202EVM-179 Evaluation Module TPS61202EVM-179 TPS61202EVM-179 Datenbogen

Produktcode
TPS61202EVM-179
Seite von 10
www.ti.com
1
Introduction
1.1
Specifications
1.2
Modifications
2
Setup and Operation
2.1
Connections and Jumpers
Introduction
This chapter contains background information for the TPS6120xEVM-179 evaluation module.
provides a summary of the TPS6120xEVM-179 performance specifications. All specifications are
given for an ambient temperature of 25
°
C.
Table 2. Specification Summary
Voltage Range
Current Range
(V)
(A)
Build
Specification
Min
Typ
Max
Min
Typ
Max
-001, -002, -003
VBAT
0.3
5.5
-001, -002
VOUT
3.2
3.3
3.4
1.5
-003
VOUT
4.85
5
5.15
1.1
This EVM facilitates user evaluation of the TPS61200/01/02. To facilitate user customization of the EVM,
the board is designed with devices having 603 or larger footprints. Normal applications will likely occupy
less total board space.
The TPS61200 provides adjustable output capability. The output is user adjustable using the feedback
resistors (R4 and R5). The values for these resistors are chosen using the method described in the
Programming the Output Voltage section of the data sheet (
). The output voltage of the
TPS61201 and TPS61202 is factory programmed and cannot be changed.
This chapter explains the input, output, and jumper connections of the TPS6120xEVM-179. It also
provides guidance on how to set up test equipment for evaluating the EVM and provides test results.
The DEFAULT jumper settings for the EVM are shown in
Table 3. Default Jumper Settings
Jumper
Default Setting
JP1 – EN
GND
JP2 – PS
VBAT
J1 - VBAT:
This is the positive connection to the input power supply.
J2 - GND:
This is the ground connection for input power supply.
J3 – VOUT: This is the positive connection to the output voltage. VOUT regulates to 3.3V for the
TPS61200 and TPS61201 EVMs, and VOUT regulates to 5V for the TPS61202 EVM.
J4 – GND:
This is the ground connection for the output voltage.
JP1 - EN:
This is the enable input for the device. Place a shunt across the VBAT and EN pins of JP1
to enable the IC. Place a shunt across the GND and EN pins of JP1 to disable the IC. A
shunt must be installed on JP1 in either VBAT or GND positions and EN should not be left
unconnected.
2
TPS6120xEVM-179
SLVU207 – April 2007