Texas Instruments Development Kit for TM4C129x,Tiva™ ARM® Cortex™ -M4 Microcontroller DK-TM4C129X DK-TM4C129X Datenbogen

Produktcode
DK-TM4C129X
Seite von 2182
Description
Reset
Type
Name
Bit/Field
GPTM Timer B Event Mode
The
TBEVENT
values are defined as follows:
Description
Value
Positive edge
0x0
Negative edge
0x1
Reserved
0x2
Both edges
0x3
Note:
If PWM output inversion is enabled, edge detection interrupt
behavior is reversed. Thus, if a positive-edge interrupt trigger
has been set and the PWM inversion generates a postive
edge, no event-trigger interrupt asserts. Instead, the interrupt
is generated on the negative edge of the PWM signal.
0x0
RW
TBEVENT
11:10
GPTM Timer B Stall Enable
The
TBSTALL
values are defined as follows:
Description
Value
Timer B continues counting while the processor is halted by the
debugger.
0
Timer B freezes counting while the processor is halted by the
debugger.
1
If the processor is executing normally, the
TBSTALL
bit is ignored.
0
RW
TBSTALL
9
GPTM Timer B Enable
The
TBEN
values are defined as follows:
Description
Value
Timer B is disabled.
0
Timer B is enabled and begins counting or the capture logic is
enabled based on the GPTMCFG register.
1
0
RW
TBEN
8
Software should not rely on the value of a reserved bit. To provide
compatibility with future products, the value of a reserved bit should be
preserved across a read-modify-write operation.
0
RO
reserved
7
GPTM Timer A PWM Output Level
The
TAPWML
values are defined as follows:
Description
Value
Output is unaffected.
0
Output is inverted.
1
0
RW
TAPWML
6
December 13, 2013
1134
Texas Instruments-Advance Information
General-Purpose Timers