Texas Instruments Development Kit for TM4C129x,Tiva™ ARM® Cortex™ -M4 Microcontroller DK-TM4C129X DK-TM4C129X Datenbogen

Produktcode
DK-TM4C129X
Seite von 2182
Register 5: GPTM Synchronize (GPTMSYNC), offset 0x010
Note:
This register is only implemented on GPTM Module 0 only.
This register allows software to synchronize a number of timers.
GPTM Synchronize (GPTMSYNC)
16/32-bit Timer 0 base: 0x4003.0000
16/32-bit Timer 1 base: 0x4003.1000
16/32-bit Timer 2 base: 0x4003.2000
16/32-bit Timer 3 base: 0x4003.3000
16/32-bit Timer 4 base: 0x4003.4000
16/32-bit Timer 5 base: 0x4003.5000
16/32-bit Timer 6 base: 0x400E.0000
16/32-bit Timer 7 base: 0x400E.1000
Offset 0x010
Type RW, reset 0x0000.0000
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
reserved
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
Type
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
Reset
0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
SYNCT0
SYNCT1
SYNCT2
SYNCT3
SYNCT4
SYNCT5
SYNCT6
SYNCT7
WO
WO
WO
WO
WO
WO
WO
WO
WO
WO
WO
WO
WO
WO
WO
WO
Type
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
Reset
Description
Reset
Type
Name
Bit/Field
Software should not rely on the value of a reserved bit. To provide
compatibility with future products, the value of a reserved bit should be
preserved across a read-modify-write operation.
0x00
RO
reserved
31:16
Synchronize GPTM Timer 7
Description
Value
GPT7 is not affected.
0x0
A timeout event for Timer A of GPTM7 is triggered.
0x1
A timeout event for Timer B of GPTM7 is triggered.
0x2
A timeout event for both Timer A and Timer B of GPTM7 is
triggered.
0x3
0x0
WO
SYNCT7
15:14
Synchronize GPTM Timer 6
Description
Value
GPTM6 is not affected.
0x0
A timeout event for Timer A of GPTM6 is triggered.
0x1
A timeout event for Timer B of GPTM6 is triggered.
0x2
A timeout event for both Timer A and Timer B of GPTM6 is
triggered.
0x3
0x0
WO
SYNCT6
13:12
1137
December 13, 2013
Texas Instruments-Advance Information
Tiva
TM4C129XNCZAD Microcontroller