Texas Instruments Development Kit for TM4C129x,Tiva™ ARM® Cortex™ -M4 Microcontroller DK-TM4C129X DK-TM4C129X Datenbogen

Produktcode
DK-TM4C129X
Seite von 2182
Register 65: ADC Peripheral Configuration (ADCPC), offset 0xFC4
The ADCPC register provides information regarding the configuration of the peripheral.
ADC Peripheral Configuration (ADCPC)
ADC0 base: 0x4003.8000
ADC1 base: 0x4003.9000
Offset 0xFC4
Type RW, reset 0x0000.0007
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
reserved
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
Type
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
Reset
0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
MCR
reserved
RW
RW
RW
RW
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
Type
1
1
1
0
0
0
0
0
0
0
0
0
0
0
0
0
Reset
Description
Reset
Type
Name
Bit/Field
Software should not rely on the value of a reserved bit. To provide
compatibility with future products, the value of a reserved bit should be
preserved across a read-modify-write operation.
0x0000.0000
RO
reserved
31:4
Conversion Rate
This field specifies the relative sample rate of the ADC and is used in
run, sleep, and deep-sleep modes. It allows the application to reduce
the rate at which conversions are generated relative to the maximum
conversion rate.
Description
Value
Reserved
0x0
Eighth conversion rate. After a conversion completes, the
logic pauses for 112 T
ADC
periods before starting the next
conversion.
0x1
Reserved
0x2
Quarter conversion rate. After a conversion completes, the
logic pauses for 48 T
ADC
periods before starting the next
conversion.
0x3
Reserved
0x4
Half conversion rate. After a conversion completes, the logic
pauses for 16 T
ADC
periods before starting the next
conversion.
0x5
Reserved
0x6
Full conversion rate (F
CONV
) as defined by T
ADC
and N
SH
.
0x7
Reserved
0x8 - 0xF
0x7
RW
MCR
3:0
1307
December 13, 2013
Texas Instruments-Advance Information
Tiva
TM4C129XNCZAD Microcontroller