Texas Instruments Development Kit for TM4C129x,Tiva™ ARM® Cortex™ -M4 Microcontroller DK-TM4C129X DK-TM4C129X Datenbogen

Produktcode
DK-TM4C129X
Seite von 2182
Description
Reset
Type
Name
Bit/Field
Access Arbitration Bits
Description
Value
Arbitration bits unchanged.
0
Transfer
ID
+
DIR
+
XTD
+
MSGVAL
of the message
object into the Interface registers.
1
0
RW
ARB
5
Access Control Bits
Description
Value
Control bits unchanged.
0
Transfer control bits from the CANIFnMCTL register
into the Interface registers.
1
0
RW
CONTROL
4
Clear Interrupt Pending Bit
The function of this bit depends on the configuration of the
WRNRD
bit.
Description
Value
If
WRNRD
is clear, the interrupt pending status is transferred
from the message buffer into the CANIFnMCTL register.
If
WRNRD
is set, the
INTPND
bit in the message object remains
unchanged.
0
If
WRNRD
is clear, the interrupt pending status is cleared in the
message buffer. Note the value of this bit that is transferred
to the CANIFnMCTL register always reflects the status of the
bits before clearing.
If
WRNRD
is set, the
INTPND
bit is cleared in the message
object.
1
0
RW
CLRINTPND
3
NEWDAT / TXRQST Bit
The function of this bit depends on the configuration of the
WRNRD
bit.
Description
Value
If
WRNRD
is clear, the value of the new data status is transferred
from the message buffer into the CANIFnMCTL register.
If
WRNRD
is set, a transmission is not requested.
0
If
WRNRD
is clear, the new data status is cleared in the message
buffer. Note the value of this bit that is transferred to the
CANIFnMCTL register always reflects the status of the bits
before clearing.
If
WRNRD
is set, a transmission is requested. Note that when
this bit is set, the
TXRQST
bit in the CANIFnMCTL register is
ignored.
1
0
RW
NEWDAT / TXRQST
2
1569
December 13, 2013
Texas Instruments-Advance Information
Tiva
TM4C129XNCZAD Microcontroller